order_bg

ଉତ୍ପାଦଗୁଡିକ

XCVU9P-2FLGA2104I - ଇଣ୍ଟିଗ୍ରେଟେଡ୍ ସର୍କିଟ୍, ଏମ୍ବେଡ୍, FPGAs (ଫିଲ୍ଡ ପ୍ରୋଗ୍ରାମେବଲ୍ ଗେଟ୍ ଆରେ)

ସଂକ୍ଷିପ୍ତ ବର୍ଣ୍ଣନା:

Xilinx® Virtex® UltraScale + ™ FPGA ଗୁଡିକ -3, -2, -1 ସ୍ପିଡ୍ ଗ୍ରେଡ୍ ରେ ଉପଲବ୍ଧ, -3E ଉପକରଣଗୁଡ଼ିକ ସର୍ବାଧିକ କାର୍ଯ୍ୟଦକ୍ଷତା ସହିତ |-2LE ଉପକରଣଗୁଡ଼ିକ 0.85V କିମ୍ବା 0.72V ରେ ଏକ VCCINT ଭୋଲଟେଜରେ କାର୍ଯ୍ୟ କରିପାରିବ ଏବଂ ସର୍ବନିମ୍ନ ସର୍ବାଧିକ ଷ୍ଟାଟିକ୍ ଶକ୍ତି ପ୍ରଦାନ କରିପାରିବ |ଯେତେବେଳେ VCCINT = 0.85V ରେ ପରିଚାଳିତ ହୁଏ, -2LE ଉପକରଣ ବ୍ୟବହାର କରି, L ଉପକରଣଗୁଡ଼ିକ ପାଇଁ ଗତି ନିର୍ଦ୍ଦିଷ୍ଟକରଣ -2I ସ୍ପିଡ୍ ଗ୍ରେଡ୍ ସହିତ ସମାନ |ଯେତେବେଳେ VCCINT = 0.72V ରେ ପରିଚାଳିତ ହୁଏ, -2LE କାର୍ଯ୍ୟଦକ୍ଷତା ଏବଂ ସ୍ଥିର ଏବଂ ଗତିଶୀଳ ଶକ୍ତି କମିଯାଏ |ଡିସି ଏବଂ ଏସି ବ characteristics ଶିଷ୍ଟ୍ୟଗୁଡିକ ବିସ୍ତାରିତ (ଇ), ଶିଳ୍ପ (I), ଏବଂ ସାମରିକ (M) ତାପମାତ୍ରା ରେଞ୍ଜରେ ନିର୍ଦ୍ଦିଷ୍ଟ କରାଯାଇଛି |ଅପରେଟିଂ ତାପମାତ୍ରା ପରିସର ବ୍ୟତୀତ କିମ୍ବା ଅନ୍ୟଥା ଉଲ୍ଲେଖ ନହେଲେ, ସମସ୍ତ ଡିସି ଏବଂ ଏସି ବ electrical ଦୁତିକ ପାରାମିଟରଗୁଡିକ ଏକ ନିର୍ଦ୍ଦିଷ୍ଟ ସ୍ପିଡ୍ ଗ୍ରେଡ୍ ପାଇଁ ସମାନ (ଅର୍ଥାତ୍, -1 ସ୍ପିଡ୍ ଗ୍ରେଡ୍ ବର୍ଦ୍ଧିତ ଉପକରଣର ସମୟ ବ characteristics ଶିଷ୍ଟ୍ୟଗୁଡିକ -1 ସ୍ପିଡ୍ ଗ୍ରେଡ୍ ସହିତ ସମାନ | ଶିଳ୍ପ ଉପକରଣ) |ତଥାପି, ପ୍ରତ୍ୟେକ ତାପମାତ୍ରା ପରିସରରେ କେବଳ ମନୋନୀତ ସ୍ପିଡ୍ ଗ୍ରେଡ୍ ଏବଂ / କିମ୍ବା ଉପକରଣଗୁଡ଼ିକ ଉପଲବ୍ଧ |


ଉତ୍ପାଦ ବିବରଣୀ

ଉତ୍ପାଦ ଟ୍ୟାଗ୍ସ |

ଉତ୍ପାଦ ଗୁଣ

TYPE ବର୍ଣ୍ଣନା
ବର୍ଗ ଇଣ୍ଟିଗ୍ରେଟେଡ୍ ସର୍କିଟ୍ (ଆଇସି)

ସନ୍ନିବେଶିତ |

FPGAs (ଫିଲ୍ଡ ପ୍ରୋଗ୍ରାମେବଲ୍ ଗେଟ୍ ଆରେ)

Mfr AMD
ସିରିଜ୍ Virtex® UltraScale + ™ |
ପ୍ୟାକେଜ୍ ଟ୍ରେ
ଉତ୍ପାଦ ସ୍ଥିତି ସକ୍ରିୟ |
DigiKey ପ୍ରୋଗ୍ରାମେବଲ୍ | ଯାଞ୍ଚ ହୋଇନାହିଁ |
LABs / CLB ର ସଂଖ୍ୟା | 147780
ଲଜିକ୍ ଉପାଦାନ / କକ୍ଷଗୁଡ଼ିକର ସଂଖ୍ୟା | 2586150
ମୋଟ RAM ବିଟ୍ | 391168000
I / O ର ସଂଖ୍ୟା 416
ଭୋଲଟେଜ୍ - ଯୋଗାଣ 0.825V ~ 0.876V
ମାଉଣ୍ଟିଂ ପ୍ରକାର | ସରଫେସ୍ ମାଉଣ୍ଟ୍ |
ଅପରେଟିଂ ତାପମାତ୍ରା | -40 ° C ~ 100 ° C (TJ)
ପ୍ୟାକେଜ୍ / କେସ୍ 2104-BBGA, FCBGA |
ଯୋଗାଣକାରୀ ଉପକରଣ ପ୍ୟାକେଜ୍ | 2104-FCBGA (47.5x47.5)
ମୂଳ ଉତ୍ପାଦ ସଂଖ୍ୟା | XCVU9

ଡକ୍ୟୁମେଣ୍ଟ୍ ଏବଂ ମିଡିଆ |

ରିସୋର୍ସ ପ୍ରକାର | LINK
ଡାଟାସିଟ୍ Virtex UltraScale + FPGA ଡାଟାସିଟ୍ |
ପରିବେଶ ସୂଚନା Xiliinx RoHS ସାର୍ଟିଫିକେଟ୍ |

Xilinx REACH211 ସାର୍ଟିଫିକେଟ୍ |

EDA ମଡେଲଗୁଡିକ | ସ୍ନାପଡା ଦ୍ୱାରା XCVU9P-2FLGA2104I |

ଅଲ୍ଟ୍ରା ଲାଇବ୍ରେରିଆନ୍ ଦ୍ୱାରା XCVU9P-2FLGA2104I |

ପରିବେଶ ଏବଂ ରପ୍ତାନି ବର୍ଗୀକରଣ |

ATTRIBUTE ବର୍ଣ୍ଣନା
RoHS ସ୍ଥିତି | ROHS3 ଅନୁରୂପ |
ଆର୍ଦ୍ରତା ସମ୍ବେଦନଶୀଳତା ସ୍ତର (MSL) 4 (72 ଘଣ୍ଟା)
ECCN 3A001A7B
HTSUS 8542.39.0001

 

FPGAs

କାର୍ଯ୍ୟର ନୀତି:
FPGA ଗୁଡ଼ିକ ଏକ ଧାରଣା ବ୍ୟବହାର କରନ୍ତି ଯେପରିକି ଲଜିକ୍ ସେଲ୍ ଆରେ (LCA), ଯାହା ଆଭ୍ୟନ୍ତରୀଣ ଭାବରେ ତିନୋଟି ଅଂଶକୁ ନେଇ ଗଠିତ: ବିନ୍ୟାସଯୋଗ୍ୟ ଲଜିକ୍ ବ୍ଲକ୍ (CLB), ଇନପୁଟ୍ ଆଉଟପୁଟ୍ ବ୍ଲକ୍ (IOB) ଏବଂ ଆଭ୍ୟନ୍ତରୀଣ ଆନ୍ତ c- ସଂଯୋଗ |ଫିଲ୍ଡ ପ୍ରୋଗ୍ରାମେବଲ୍ ଗେଟ୍ ଆରେସ୍ (FPGAs) ହେଉଛି ପାରମ୍ପାରିକ ଲଜିକ୍ ସର୍କିଟ୍ ଏବଂ ଗେଟ୍ ଆରେ ଯେପରିକି PAL, GAL ଏବଂ CPLD ଉପକରଣଗୁଡ଼ିକ ଅପେକ୍ଷା ଭିନ୍ନ ସ୍ଥାପତ୍ୟ ସହିତ ପ୍ରୋଗ୍ରାମେବଲ୍ ଡିଭାଇସ୍ |ପ୍ରୋଗ୍ରାମ ହୋଇଥିବା ତଥ୍ୟ ସହିତ ଆଭ୍ୟନ୍ତରୀଣ ଷ୍ଟାଟିକ୍ ମେମୋରୀ କୋଷଗୁଡ଼ିକୁ ଲୋଡ୍ କରି FPGA ର ତର୍କ କାର୍ଯ୍ୟକାରୀ ହୋଇଥାଏ, ମେମୋରୀ କୋଷଗୁଡ଼ିକରେ ଗଚ୍ଛିତ ମୂଲ୍ୟଗୁଡ଼ିକ ତାର୍କିକ କୋଷଗୁଡ଼ିକର ତାର୍କିକ କାର୍ଯ୍ୟ ଏବଂ ମଡ୍ୟୁଲଗୁଡ଼ିକ ପରସ୍ପର ସହିତ ସଂଯୁକ୍ତ କିମ୍ୱା I / ସହିତ ନିର୍ଣ୍ଣୟ କରାଯାଏ | O.ମେମୋରୀ କୋଷଗୁଡ଼ିକରେ ଗଚ୍ଛିତ ମୂଲ୍ୟଗୁଡ଼ିକ ତାର୍କିକ କୋଷଗୁଡ଼ିକର ଲଜିକାଲ୍ ଫଙ୍କସନ୍ ଏବଂ ମଡ୍ୟୁଲ୍ ଗୁଡିକ ପରସ୍ପର ସହିତ କିମ୍ବା I / Os ସହିତ କିପରି ସଂଯୁକ୍ତ, ଏବଂ ଶେଷରେ କାର୍ଯ୍ୟଗୁଡ଼ିକ ଯାହା FPGA ରେ କାର୍ଯ୍ୟକାରୀ ହୋଇପାରିବ, ତାହା ନିର୍ଣ୍ଣୟ କରେ, ଯାହା ଅସୀମିତ ପ୍ରୋଗ୍ରାମିଂକୁ ଅନୁମତି ଦିଏ | ।

ଚିପ୍ ଡିଜାଇନ୍:
ଅନ୍ୟ ପ୍ରକାରର ଚିପ୍ ଡିଜାଇନ୍ ତୁଳନାରେ, FPGA ଚିପ୍ସ ବିଷୟରେ ଏକ ଉଚ୍ଚ ସୀମା ଏବଂ ଅଧିକ କଠୋର ମ basic ଳିକ ଡିଜାଇନ୍ ପ୍ରବାହ ଆବଶ୍ୟକ |ବିଶେଷ ଭାବରେ, ଡିଜାଇନ୍ FPGA ସ୍କିମେଟିକ୍ ସହିତ ଘନିଷ୍ଠ ଭାବରେ ଜଡିତ ହେବା ଉଚିତ, ଯାହାକି ଏକ ବିଶେଷ ସ୍ special ତନ୍ତ୍ର ଚିପ୍ ଡିଜାଇନ୍ ପାଇଁ ଅନୁମତି ଦେଇଥାଏ |C ରେ Matlab ଏବଂ ସ୍ design ତନ୍ତ୍ର ଡିଜାଇନ୍ ଆଲଗୋରିଦମ ବ୍ୟବହାର କରି, ସମସ୍ତ ଦିଗରେ ଏକ ସୁଗମ ପରିବର୍ତ୍ତନ ହାସଲ କରିବା ସମ୍ଭବ ହେବା ଉଚିତ ଏବଂ ଏହିପରି ଏହା ବର୍ତ୍ତମାନର ମୁଖ୍ୟ ସ୍ରୋତ ଚିପ୍ ଡିଜାଇନ୍ ଚିନ୍ତାଧାରା ସହିତ ମେଳ ଖାଉଛି |ଯଦି ଏହା ହୁଏ, ତେବେ ଏକ ଉପାଦାନ ଏବଂ ପଠନୀୟ ଚିପ୍ ଡିଜାଇନ୍ ନିଶ୍ଚିତ କରିବାକୁ ଉପାଦାନଗୁଡ଼ିକର କ୍ରମାନ୍ୱୟରେ ଏକୀକରଣ ଏବଂ ସଂପୃକ୍ତ ଡିଜାଇନ୍ ଭାଷା ଉପରେ ଧ୍ୟାନ ଦେବା ଆବଶ୍ୟକ |FPGA ର ବ୍ୟବହାର ବୋର୍ଡ ତ୍ରୁଟି ନିବାରଣ, କୋଡ୍ ସିମୁଲେସନ୍ ଏବଂ ଅନ୍ୟାନ୍ୟ ଆନୁସଙ୍ଗିକ ଡିଜାଇନ୍ କାର୍ଯ୍ୟକୁ ସକ୍ଷମ କରେ ଯେ ସାମ୍ପ୍ରତିକ କୋଡ୍ ଏକ ଉପାୟରେ ଲେଖା ହୋଇଛି ଏବଂ ଡିଜାଇନ୍ ସମାଧାନ ନିର୍ଦ୍ଦିଷ୍ଟ ଡିଜାଇନ୍ ଆବଶ୍ୟକତା ପୂରଣ କରେ |ଏହା ସହିତ, ପ୍ରୋଜେକ୍ଟ ଡିଜାଇନ୍ ଏବଂ ଚିପ୍ କାର୍ଯ୍ୟର ପ୍ରଭାବକୁ ଅପ୍ଟିମାଇଜ୍ କରିବା ପାଇଁ ଡିଜାଇନ୍ ଆଲଗୋରିଦମଗୁଡ଼ିକୁ ପ୍ରାଥମିକତା ଦିଆଯିବା ଉଚିତ |ଜଣେ ଡିଜାଇନର୍ ଭାବରେ, ପ୍ରଥମ ପଦକ୍ଷେପ ହେଉଛି ଏକ ନିର୍ଦ୍ଦିଷ୍ଟ ଆଲଗୋରିଦମ ମଡ୍ୟୁଲ୍ ନିର୍ମାଣ କରିବା ଯାହା ସହିତ ଚିପ୍ କୋଡ୍ ସମ୍ବନ୍ଧୀୟ |ଏହାର କାରଣ ହେଉଛି, ପୂର୍ବ-ପରିକଳ୍ପିତ କୋଡ୍ ଆଲଗୋରିଦମର ବିଶ୍ୱସନୀୟତା ନିଶ୍ଚିତ କରିବାରେ ସାହାଯ୍ୟ କରେ ଏବଂ ସାମଗ୍ରିକ ଚିପ୍ ଡିଜାଇନ୍କୁ ଯଥେଷ୍ଟ ଅପ୍ଟିମାଇଜ୍ କରେ |ପୂର୍ଣ୍ଣ ବୋର୍ଡ ତ୍ରୁଟି ନିବାରଣ ଏବଂ ଅନୁକରଣ ପରୀକ୍ଷଣ ସହିତ, ଉତ୍ସରେ ସମଗ୍ର ଚିପ୍ ଡିଜାଇନ୍ କରିବାରେ ବ୍ୟବହୃତ ଚକ୍ର ସମୟକୁ ହ୍ରାସ କରିବା ଏବଂ ବିଦ୍ୟମାନ ହାର୍ଡୱେରର ସାମଗ୍ରିକ ସଂରଚନାକୁ ଅପ୍ଟିମାଇଜ୍ କରିବା ସମ୍ଭବ ହେବା ଉଚିତ |ଏହି ନୂତନ ଉତ୍ପାଦ ଡିଜାଇନ୍ ମଡେଲ୍ ପ୍ରାୟତ used ବ୍ୟବହୃତ ହୁଏ, ଉଦାହରଣ ସ୍ୱରୂପ, ଯେତେବେଳେ ଅଣ-ମାନକ ହାର୍ଡୱେର୍ ଇଣ୍ଟରଫେସ୍ ବିକାଶ କରେ |

FPGA ଡିଜାଇନ୍ରେ ମୁଖ୍ୟ ଆହ୍ .ାନ ହେଉଛି ହାର୍ଡୱେର୍ ସିଷ୍ଟମ୍ ଏବଂ ଏହାର ଆଭ୍ୟନ୍ତରୀଣ ଉତ୍ସଗୁଡ଼ିକ ସହିତ ପରିଚିତ ହେବା, ଡିଜାଇନ୍ ଭାଷା ଉପାଦାନଗୁଡ଼ିକର ପ୍ରଭାବଶାଳୀ ସମନ୍ୱୟକୁ ସକ୍ଷମ କରିବା ଏବଂ ପ୍ରୋଗ୍ରାମର ପଠନ ଯୋଗ୍ୟତା ଏବଂ ବ୍ୟବହାରରେ ଉନ୍ନତି ଆଣିବା |ଏହା ମଧ୍ୟ ଡିଜାଇନର୍ ଉପରେ ଉଚ୍ଚ ଚାହିଦା ରଖେ, ଯିଏ ଆବଶ୍ୟକତା ପୂରଣ କରିବା ପାଇଁ ଏକାଧିକ ପ୍ରୋଜେକ୍ଟରେ ଅଭିଜ୍ଞତା ହାସଲ କରିବା ଆବଶ୍ୟକ କରେ |

 ଆଲଗୋରିଦମ ଡିଜାଇନ୍ ପ୍ରକଳ୍ପର ଚୂଡାନ୍ତ ସମାପ୍ତି ନିଶ୍ଚିତ କରିବାକୁ, ପ୍ରକଳ୍ପର ପ୍ରକୃତ ସ୍ଥିତିକୁ ଆଧାର କରି ସମସ୍ୟାର ସମାଧାନ ପ୍ରସ୍ତାବ ଦେବା ଏବଂ FPGA କାର୍ଯ୍ୟର କାର୍ଯ୍ୟଦକ୍ଷତାକୁ ସୁଦୃ। କରିବା ପାଇଁ ଯୁକ୍ତିଯୁକ୍ତତା ଉପରେ ଧ୍ୟାନ ଦେବା ଆବଶ୍ୟକ |ଆଲଗୋରିଦମ ନିର୍ଣ୍ଣୟ କରିବା ପରେ ମଡ୍ୟୁଲ୍ ନିର୍ମାଣ କରିବା ଯୁକ୍ତିଯୁକ୍ତ ହେବା ଉଚିତ, ପରେ କୋଡ୍ ଡିଜାଇନ୍କୁ ସୁଗମ କରିବା |ଦକ୍ଷତା ଏବଂ ନିର୍ଭରଯୋଗ୍ୟତାକୁ ଉନ୍ନତ କରିବା ପାଇଁ ପୂର୍ବ-ପରିକଳ୍ପିତ କୋଡ୍ କୋଡ୍ ଡିଜାଇନ୍ରେ ବ୍ୟବହୃତ ହୋଇପାରିବ |ASIC ଗୁଡ଼ିକ ପରି, FPGA ଗୁଡ଼ିକର ଏକ କ୍ଷୁଦ୍ର ବିକାଶ ଚକ୍ର ଅଛି ଏବଂ ହାର୍ଡୱେୟାରର ସଂରଚନାକୁ ପରିବର୍ତ୍ତନ କରିବା ପାଇଁ ଡିଜାଇନ୍ ଆବଶ୍ୟକତା ସହିତ ମିଳିତ ହୋଇପାରିବ, ଯାହା ଯୋଗାଯୋଗ ପ୍ରୋଟୋକଲଗୁଡିକ ପରିପକ୍ୱ ହୋଇନଥିବାବେଳେ କମ୍ପାନୀଗୁଡ଼ିକୁ ଶୀଘ୍ର ନୂତନ ଉତ୍ପାଦ ଆରମ୍ଭ କରିବାରେ ଏବଂ ଅଣ-ମାନକ ଇଣ୍ଟରଫେସ୍ ବିକାଶର ଆବଶ୍ୟକତା ପୂରଣ କରିବାରେ ସାହାଯ୍ୟ କରିପାରିବ |


  • ପୂର୍ବ:
  • ପରବର୍ତ୍ତୀ:

  • ତୁମର ବାର୍ତ୍ତା ଏଠାରେ ଲେଖ ଏବଂ ଆମକୁ ପଠାନ୍ତୁ |