XCF128XFTG64C ଏନକାପସୁଲେସନ୍ BGA64 XL ଉଚ୍ଚ-ସାନ୍ଦ୍ରତା ସଂରଚନା ଏବଂ ସଂରକ୍ଷଣ ଉପକରଣଗୁଡ଼ିକ |
ଉତ୍ପାଦ ଗୁଣ
TYPE | ବର୍ଣ୍ଣନା |
ବର୍ଗ | ଇଣ୍ଟିଗ୍ରେଟେଡ୍ ସର୍କିଟ୍ (ଆଇସି) |
Mfr | AMD Xilinx |
ସିରିଜ୍ | - |
ପ୍ୟାକେଜ୍ | ଟ୍ରେ |
ଉତ୍ପାଦ ସ୍ଥିତି | ପୁରୁଣା | |
ପ୍ରୋଗ୍ରାମେବଲ୍ ପ୍ରକାର | | ସିଷ୍ଟମ୍ ପ୍ରୋଗ୍ରାମେବଲ୍ ରେ | |
ସ୍ମୃତି ଆକାର | | 128Mb |
ଭୋଲଟେଜ୍ - ଯୋଗାଣ | 1.7V ~ 2V |
ଅପରେଟିଂ ତାପମାତ୍ରା | | -40 ° C ~ 85 ° C |
ମାଉଣ୍ଟିଂ ପ୍ରକାର | | ସରଫେସ୍ ମାଉଣ୍ଟ୍ | |
ପ୍ୟାକେଜ୍ / କେସ୍ | 64-TBGA | |
ଯୋଗାଣକାରୀ ଉପକରଣ ପ୍ୟାକେଜ୍ | | 64-FTBGA (10 × 13) |
ମୂଳ ଉତ୍ପାଦ ସଂଖ୍ୟା | | XCF128 |
ଡକ୍ୟୁମେଣ୍ଟ୍ ଏବଂ ମିଡିଆ |
ରିସୋର୍ସ ପ୍ରକାର | | LINK |
ଡାଟାସିଟ୍ | XCF128XFT (G) 64C ଡାଟାସିଟ୍ | |
ପରିବେଶ ସୂଚନା | Xiliinx RoHS ସାର୍ଟିଫିକେଟ୍ | |
PCN ଅବସାଦ / EOL | ଏକାଧିକ ଉପକରଣ 01 / ଜୁନ୍ / 2015 | |
PCN ଭାଗ ସ୍ଥିତି ପରିବର୍ତ୍ତନ | | ଅଂଶଗୁଡିକ 25 / ଏପ୍ରିଲ / 2016 ପୁନ act ସକ୍ରିୟ ହୋଇଛି | |
HTML ଡାଟାସିଟ୍ | | XCF128XFT (G) 64C ଡାଟାସିଟ୍ | |
ପରିବେଶ ଏବଂ ରପ୍ତାନି ବର୍ଗୀକରଣ |
ATTRIBUTE | ବର୍ଣ୍ଣନା |
RoHS ସ୍ଥିତି | | ROHS3 ଅନୁରୂପ | |
ଆର୍ଦ୍ରତା ସମ୍ବେଦନଶୀଳତା ସ୍ତର (MSL) | 3 (168 ଘଣ୍ଟା) |
REACH ସ୍ଥିତି | | REACH ଅସୁରକ୍ଷିତ | |
ECCN | 3A991B1A |
HTSUS | 8542.32.0071 |
Xilinx XC18V00 କ୍ରମରେ ଇନ-ସିଷ୍ଟମ ପ୍ରୋଗ୍ରାମେବଲ୍ ବିନ୍ୟାସ PROMs (ଚିତ୍ର 1) କୁ ଉପସ୍ଥାପନ କରେ |ଏହି 3.3V ପରିବାରର ଉପକରଣଗୁଡ଼ିକରେ 4-ମେଗାବିଟ, 2-ମେଗାବିଟ, 1-ମେଗାବିଟ, ଏବଂ 512-କିଲୋବିଟ PROM ଅନ୍ତର୍ଭୁକ୍ତ ଯାହାକି Xilinx FPGA ବିନ୍ୟାସ ବିଟ୍ରଷ୍ଟ୍ରିମଗୁଡିକର ପୁନ repr ପ୍ରୋଗ୍ରାମିଂ ଏବଂ ସଂରକ୍ଷଣ ପାଇଁ ଏକ ସହଜ ବ୍ୟବହାର, ବ୍ୟୟ-ପ୍ରଭାବଶାଳୀ ପଦ୍ଧତି ପ୍ରଦାନ କରିଥାଏ |
ଯେତେବେଳେ FPGA ମାଷ୍ଟର କ୍ରମିକ ମୋଡରେ ଥାଏ, ଏହା ଏକ ବିନ୍ୟାସ ଘଣ୍ଟା ସୃଷ୍ଟି କରେ ଯାହା PROM କୁ ଚଲାଇଥାଏ |CE ଏବଂ OE ସକ୍ଷମ ହେବା ପରେ ଏକ ସ୍ୱଳ୍ପ ପ୍ରବେଶ ସମୟ, PROM DATA (D0) ପିନରେ ତଥ୍ୟ ଉପଲବ୍ଧ ଯାହାକି FPGA DIN ପିନ୍ ସହିତ ସଂଯୁକ୍ତ |ପ୍ରତ୍ୟେକ ବ rising ୁଥିବା ଘଣ୍ଟା ଧାର ପରେ ନୂତନ ତଥ୍ୟ ଏକ ସ୍ୱଳ୍ପ ପ୍ରବେଶ ସମୟ ଉପଲବ୍ଧ |ସଂରଚନା ସଂପୂର୍ଣ୍ଣ କରିବା ପାଇଁ FPGA ଉପଯୁକ୍ତ ସଂଖ୍ୟକ ଘଣ୍ଟା ଡାଲି ସୃଷ୍ଟି କରେ |ଯେତେବେଳେ FPGA ଦାସ କ୍ରମିକ ମୋଡରେ ଥାଏ, PROM ଏବଂ FPGA ଏକ ବାହ୍ୟ ଘଣ୍ଟା ଦ୍ୱାରା ଘଡିଥାଏ |
ଯେତେବେଳେ FPGA ମାଷ୍ଟର ସିଲେକ୍ଟ MAP ମୋଡରେ ଥାଏ, FPGA ଏକ ବିନ୍ୟାସ ଘଣ୍ଟା ସୃଷ୍ଟି କରିଥାଏ ଯାହାକି PROM କୁ ଚଲାଇଥାଏ |ଯେତେବେଳେ FPGA ଦାସ ସମାନ୍ତରାଳ କିମ୍ବା ଦାସ ସିଲେକ୍ଟ MAP ମୋଡରେ ଥାଏ, ଏକ ବାହ୍ୟ ଓସିଲେଟର ବିନ୍ୟାସ ଘଣ୍ଟା ସୃଷ୍ଟି କରିଥାଏ ଯାହାକି PROM ଏବଂ FPGA କୁ ଚଲାଇଥାଏ |CE ଏବଂ OE ସକ୍ଷମ ହେବା ପରେ, PROM ର DATA (D0-D7) ପିନରେ ତଥ୍ୟ ଉପଲବ୍ଧ |ପ୍ରତ୍ୟେକ ବ rising ୁଥିବା ଘଣ୍ଟା ଧାର ପରେ ନୂତନ ତଥ୍ୟ ଏକ ସ୍ୱଳ୍ପ ପ୍ରବେଶ ସମୟ ଉପଲବ୍ଧ |CCLK ର ନିମ୍ନ ବ rising ଼ୁଥିବା ଧାରରେ ତଥ୍ୟ FPGA ରେ ଘଡିଛି |ଦାସ ସମାନ୍ତରାଳ କିମ୍ବା ଦାସ ସିଲେକ୍ଟ MAP ମୋଡରେ ଏକ ମାଗଣା ଚାଲୁଥିବା ଓସିଲେଟର ବ୍ୟବହାର କରାଯାଇପାରିବ |
ନିମ୍ନଲିଖିତ ଉପକରଣର ସିଏ ଇନପୁଟ୍ ଡ୍ରାଇଭ୍ କରିବା ପାଇଁ ସିଇଓ ଆଉଟପୁଟ୍ ବ୍ୟବହାର କରି ଏକାଧିକ ଡିଭାଇସ୍ କ୍ୟାସକେଡ୍ ହୋଇପାରିବ |ଏହି ଶୃଙ୍ଖଳରେ ଥିବା ସମସ୍ତ PROM ର ଘଣ୍ଟା ଇନପୁଟ୍ ଏବଂ DATA ଆଉଟପୁଟ୍ ପରସ୍ପର ସହିତ ସଂଯୁକ୍ତ |ସମସ୍ତ ଡିଭାଇସ୍ ସୁସଙ୍ଗତ ଏବଂ ପରିବାରର ଅନ୍ୟ ସଦସ୍ୟମାନଙ୍କ ସହିତ କିମ୍ବା XC17V00 ଏକ ଥର ପ୍ରୋଗ୍ରାମେବଲ୍ କ୍ରମିକ PROM ପରିବାର ସହିତ କ୍ୟାସକେଡ୍ ହୋଇପାରିବ |