order_bg

ଉତ୍ପାଦଗୁଡିକ

(ନୂତନ ଏବଂ ମୂଳ) ଷ୍ଟକ୍ରେ 3S200A-4FTG256C ଆଇସି ଚିପ୍ XC3S200A-4FTG256C

ସଂକ୍ଷିପ୍ତ ବର୍ଣ୍ଣନା:


ଉତ୍ପାଦ ବିବରଣୀ

ଉତ୍ପାଦ ଟ୍ୟାଗ୍ସ |

ଉତ୍ପାଦ ଗୁଣ

TYPE ବର୍ଣ୍ଣନା

ଚୟନ କରନ୍ତୁ |

ବର୍ଗ ଇଣ୍ଟିଗ୍ରେଟେଡ୍ ସର୍କିଟ୍ (ଆଇସି)

ସନ୍ନିବେଶିତ |

FPGAs (ଫିଲ୍ଡ ପ୍ରୋଗ୍ରାମେବଲ୍ ଗେଟ୍ ଆରେ)

 

 

 

Mfr AMD Xilinx

 

ସିରିଜ୍ ସ୍ପାର୍ଟାନ୍ -3 ଏ

 

ପ୍ୟାକେଜ୍ ଟ୍ରେ

 

ଉତ୍ପାଦ ସ୍ଥିତି ସକ୍ରିୟ |

 

LABs / CLB ର ସଂଖ୍ୟା | 448

 

ଲଜିକ୍ ଉପାଦାନ / କକ୍ଷଗୁଡ଼ିକର ସଂଖ୍ୟା | 4032

 

ମୋଟ RAM ବିଟ୍ | 294912

 

I / O ର ସଂଖ୍ୟା 195

 

ଗେଟ୍ସ ସଂଖ୍ୟା 200000

 

ଭୋଲଟେଜ୍ - ଯୋଗାଣ 1.14V ~ 1.26V

 

ମାଉଣ୍ଟିଂ ପ୍ରକାର | ସରଫେସ୍ ମାଉଣ୍ଟ୍ |

 

ଅପରେଟିଂ ତାପମାତ୍ରା | 0 ° C ~ 85 ° C (TJ)

 

ପ୍ୟାକେଜ୍ / କେସ୍ 256-LBGA |

 

ଯୋଗାଣକାରୀ ଉପକରଣ ପ୍ୟାକେଜ୍ | 256-FTBGA (17 × 17)

 

ମୂଳ ଉତ୍ପାଦ ସଂଖ୍ୟା | XC3S200  

 ଫିଲ୍ଡ ପ୍ରୋଗ୍ରାମେବଲ୍ ଗେଟ୍ ଆରେ |

 ଫିଲ୍ଡ-ପ୍ରୋଗ୍ରାମେବଲ୍ ଗେଟ୍ ଆରେ |(FPGA) ହେଉଛି ଏକଇଣ୍ଟିଗ୍ରେଟେଡ୍ ସର୍କିଟ୍ |ଉତ୍ପାଦନ ପରେ ଗ୍ରାହକ କିମ୍ବା ଡିଜାଇନର୍ ଦ୍ୱାରା ବିନ୍ୟାସ କରିବାକୁ ଡିଜାଇନ୍ ହୋଇଛି - ତେଣୁ ଶବ୍ଦ |ଫିଲ୍ଡ-ପ୍ରୋଗ୍ରାମେବଲ୍ |।FPGA ସଂରଚନା ସାଧାରଣତ a a ବ୍ୟବହାର କରି ନିର୍ଦ୍ଦିଷ୍ଟ କରାଯାଇଥାଏ |ହାର୍ଡୱେର ବର୍ଣ୍ଣନା ଭାଷା |(HDL), ଏକ ପାଇଁ ବ୍ୟବହୃତ ସମାନ |ପ୍ରୟୋଗ-ନିର୍ଦ୍ଦିଷ୍ଟ ଇଣ୍ଟିଗ୍ରେଟେଡ୍ ସର୍କିଟ୍ |(ASIC)ସର୍କିଟ୍ ଚିତ୍ରଗୁଡ଼ିକ |ପୂର୍ବରୁ ବିନ୍ୟାସକରଣ ନିର୍ଦ୍ଧିଷ୍ଟ କରିବାକୁ ବ୍ୟବହୃତ ହେଉଥିଲା, କିନ୍ତୁ ଆଗମନ ହେତୁ ଏହା ଅଧିକ ବିରଳ ଅଟେ |ଇଲେକ୍ଟ୍ରୋନିକ୍ ଡିଜାଇନ୍ ସ୍ୱୟଂଚାଳିତ |ସାଧନଗୁଡ଼ିକ |

FPGA ଗୁଡ଼ିକ ଏକ ଆରେ ଧାରଣ କରେ |ପ୍ରୋଗ୍ରାମେବଲ୍ ତାର୍କିକ ବ୍ଲକଗୁଡ଼ିକ, ଏବଂ ପୁନ recon ବିନ୍ୟାସଯୋଗ୍ୟ ଆନ୍ତ c- ସଂଯୋଗଗୁଡ଼ିକର ଏକ କ୍ରମ, ବ୍ଲକଗୁଡ଼ିକୁ ଏକତ୍ର ତାରଯୁକ୍ତ କରିବାକୁ ଅନୁମତି ଦିଏ |ଜଟିଳ କାର୍ଯ୍ୟ କରିବା ପାଇଁ ତର୍କ ବ୍ଲକଗୁଡ଼ିକୁ ବିନ୍ୟାସ କରାଯାଇପାରିବ |ମିଳିତ କାର୍ଯ୍ୟଗୁଡ଼ିକ |, କିମ୍ବା ସରଳ ଭାବରେ କାର୍ଯ୍ୟ କରନ୍ତୁ |ତର୍କ ଫାଟକପରିଏବଂଏବଂXOR।ଅଧିକାଂଶ FPGA ରେ, ଲଜିକ୍ ବ୍ଲକ୍ ଗୁଡିକ ମଧ୍ୟ ଅନ୍ତର୍ଭୁକ୍ତ କରେ |ସ୍ମୃତି ଉପାଦାନଗୁଡ଼ିକ |, ଯାହା ସରଳ ହୋଇପାରେ |ଫ୍ଲିପ୍-ଫ୍ଲପ୍ |କିମ୍ବା ସ୍ମୃତିର ଅଧିକ ସଂପୂର୍ଣ୍ଣ ବ୍ଲକଗୁଡିକ |[1]ବିଭିନ୍ନ କାର୍ଯ୍ୟ କରିବା ପାଇଁ ଅନେକ FPGA ଗୁଡ଼ିକୁ ପୁନ repr ପ୍ରୋଗ୍ରାମ କରାଯାଇପାରେ |ତାର୍କିକ କାର୍ଯ୍ୟଗୁଡ଼ିକ, ନମନୀୟ ଅନୁମତି ଦିଏ |ପୁନ f ବିନ୍ୟାସଯୋଗ୍ୟ ଗଣନା |ଯେପରି ପ୍ରଦର୍ଶନ କରାଯାଇଛିକମ୍ପ୍ୟୁଟର ସଫ୍ଟୱେର୍ |.

ଏଥିରେ FPGA ଗୁଡ଼ିକର ଏକ ଉଲ୍ଲେଖନୀୟ ଭୂମିକା ରହିଛି |ଏମ୍ବେଡ୍ ସିଷ୍ଟମ୍ |ହାର୍ଡୱେର୍ ସହିତ ଏକକାଳୀନ ସିଷ୍ଟମ୍ ସଫ୍ଟୱେର୍ ବିକାଶ ଆରମ୍ଭ କରିବାର ସାମର୍ଥ୍ୟ ହେତୁ ବିକାଶ, ବିକାଶର ଅତି ପ୍ରାରମ୍ଭିକ ପର୍ଯ୍ୟାୟରେ ସିଷ୍ଟମ୍ କାର୍ଯ୍ୟଦକ୍ଷତା ଅନୁକରଣକୁ ସକ୍ଷମ କର ଏବଂ ସିଷ୍ଟମ୍ ସ୍ଥାପତ୍ୟ ଚୂଡ଼ାନ୍ତ କରିବା ପୂର୍ବରୁ ବିଭିନ୍ନ ସିଷ୍ଟମ୍ ପରୀକ୍ଷା ଏବଂ ଡିଜାଇନ୍ ପୁନରାବୃତ୍ତି ଅନୁମତି ଦିଏ |[2]

ଇତିହାସ [ସମ୍ପାଦନ କରନ୍ତୁ |]

FPGA ଶିଳ୍ପରୁ ଉତ୍ପନ୍ନ ହେଲା |ପ୍ରୋଗ୍ରାମେବଲ୍ କେବଳ ପଠନୀୟ ସ୍ମୃତି |(PROM) ଏବଂପ୍ରୋଗ୍ରାମେବଲ୍ ଲଜିକ୍ ଉପକରଣଗୁଡ଼ିକ |(PLDs)PROM ଏବଂ PLDs ଉଭୟ କାରଖାନାରେ କିମ୍ବା ଫିଲ୍ଡରେ (ଫିଲ୍ଡ-ପ୍ରୋଗ୍ରାମେବଲ୍) ବ୍ୟାଚ୍ ରେ ପ୍ରୋଗ୍ରାମ ହେବାର ବିକଳ୍ପ ଥିଲା |[3]

ଆଲ୍ଟେରା |1983 ରେ ପ୍ରତିଷ୍ଠିତ ହୋଇଥିଲା ଏବଂ 1984 ରେ ଇଣ୍ଡଷ୍ଟ୍ରିର ପ୍ରଥମ ପୁନ repr ଗ୍ରାମଯୋଗ୍ୟ ଲଜିକ୍ ଡିଭାଇସ୍ ବିତରଣ କରିଥିଲା ​​- EP300 - ଯାହା ପ୍ୟାକେଜରେ ଏକ କ୍ୱାର୍ଟଜ୍ ୱିଣ୍ଡୋ ବ featured ଶିଷ୍ଟ୍ୟ କରିଥିଲା ​​ଯାହା ବ୍ୟବହାରକାରୀମାନଙ୍କୁ ମରିବା ପାଇଁ ଏକ ଅଲ୍ଟ୍ରା-ବାଇଗଣୀ ଦୀପକୁ ଆଲୋକିତ କରିବାକୁ ଅନୁମତି ଦେଇଥିଲା |EPROMଡିଭାଇସ୍ ବିନ୍ୟାସକୁ ଧାରଣ କରିଥିବା କକ୍ଷଗୁଡ଼ିକ |[4]

Xilinxପ୍ରଥମ ବାଣିଜ୍ୟିକ କାର୍ଯ୍ୟକ୍ଷମ କ୍ଷେତ୍ର-ପ୍ରୋଗ୍ରାମେବଲ୍ ଉତ୍ପାଦନ କଲା |ଗେଟ୍ ଆରେ1985 ରେ[3]- XC2064[5]XC2064 ରେ ପ୍ରୋଗ୍ରାମେବଲ୍ ଗେଟ୍ ଏବଂ ଫାଟକ ମଧ୍ୟରେ ପ୍ରୋଗ୍ରାମେବଲ୍ ଅନ୍ତ c ସଂଯୋଗ, ଏକ ନୂତନ ପ୍ରଯୁକ୍ତିବିଦ୍ୟା ଏବଂ ବଜାରର ଆରମ୍ଭ ଥିଲା |[6]ଦୁଇଟି ତିନୋଟି ଇନପୁଟ୍ ସହିତ XC2064 ରେ 64 ବିନ୍ୟାସଯୋଗ୍ୟ ଲଜିକ୍ ବ୍ଲକ୍ (CLBs) ଥିଲା |ସନ୍ଧାନ ସାରଣୀଗୁଡ଼ିକ |(LUTs)[7]

1987 ରେ ,।ନାଭାଲ୍ ସର୍ଫେସ୍ ଯୁଦ୍ଧ କେନ୍ଦ୍ର |ଷ୍ଟିଭ୍ କ୍ୟାସେଲମ୍ୟାନ୍ଙ୍କ ଦ୍ a ାରା ଏକ କମ୍ପ୍ୟୁଟରର ବିକାଶ ପାଇଁ ପ୍ରସ୍ତାବିତ ଏକ ପରୀକ୍ଷଣକୁ ଅର୍ଥ ପ୍ରଦାନ କରାଯାଇଥିଲା ଯାହା 600,000 ପୁନ repr ଗ୍ରାମଯୋଗ୍ୟ ଗେଟ୍ କାର୍ଯ୍ୟକାରୀ କରିବ |କେସେଲମ୍ୟାନ୍ ସଫଳ ହୋଇଥିଲେ ଏବଂ 1992 ରେ ସିଷ୍ଟମ୍ ସହିତ ଜଡିତ ଏକ ପେଟେଣ୍ଟ୍ ଜାରି କରାଯାଇଥିଲା |[3]

ଆଲ୍ଟେରା ଏବଂ ଜିଲିନକ୍ସ ଅବିସ୍ମରଣୀୟ ଭାବରେ ଚାଲିଲେ ଏବଂ 1985 ରୁ 1990 ଦଶକ ମଧ୍ୟଭାଗରେ ଶୀଘ୍ର ବ grew ଼ିଲେ ଯେତେବେଳେ ପ୍ରତିଯୋଗୀମାନେ ବ ro ଼ିଲେ, ସେମାନଙ୍କର ବଜାର ଅଂଶର ଏକ ଗୁରୁତ୍ୱପୂର୍ଣ୍ଣ ଅଂଶ ନଷ୍ଟ କରିଦେଲେ |1993 ସୁଦ୍ଧା, ଆକ୍ଟେଲ୍ (ବର୍ତ୍ତମାନ) |ମାଇକ୍ରୋସେମି |) ବଜାରର ପ୍ରାୟ 18 ପ୍ରତିଶତ ସେବା କରୁଥିଲା |[6]

1990 ଦଶକ FPGA ପାଇଁ ଦ୍ରୁତ ଅଭିବୃଦ୍ଧିର ସମୟ ଥିଲା, ଉଭୟ ସର୍କିଟ ଅତ୍ୟାଧୁନିକତା ଏବଂ ଉତ୍ପାଦନ ପରିମାଣରେ |1990 ଦଶକର ଆରମ୍ଭରେ, FPGA ଗୁଡିକ ମୁଖ୍ୟତ in ବ୍ୟବହୃତ ହେଉଥିଲା |ଟେଲି ଯୋଗାଯୋଗ |ଏବଂନେଟୱର୍କିଙ୍ଗ।ଦଶନ୍ଧି ଶେଷ ସୁଦ୍ଧା, FPGA ଗୁଡିକ ଗ୍ରାହକ, ଅଟୋମୋବାଇଲ୍ ଏବଂ ଶିଳ୍ପ ପ୍ରୟୋଗରେ ସେମାନଙ୍କ ରାସ୍ତା ଖୋଜିଲେ |[8]

2013 ସୁଦ୍ଧା, ଆଲ୍ଟେରା (31 ପ୍ରତିଶତ), ଆକ୍ଟେଲ (10 ପ୍ରତିଶତ) ଏବଂ ଜିଲିନକ୍ସ (36 ପ୍ରତିଶତ) ମିଳିତ ଭାବରେ FPGA ବଜାରର ପ୍ରାୟ 77 ପ୍ରତିଶତ ପ୍ରତିନିଧିତ୍ୱ କରିଛନ୍ତି |[9]

ମାଇକ୍ରୋସଫ୍ଟ ପରି କମ୍ପାନୀଗୁଡିକ ଉଚ୍ଚ-କାର୍ଯ୍ୟଦକ୍ଷତା, ଗଣନାତ୍ମକ ଭାବରେ ତୀବ୍ର ସିଷ୍ଟମକୁ ତ୍ୱରାନ୍ୱିତ କରିବା ପାଇଁ FPGA ବ୍ୟବହାର କରିବା ଆରମ୍ଭ କରିଛନ୍ତି |ଡାଟା କେନ୍ଦ୍ରଗୁଡିକଯାହା ସେମାନଙ୍କର କାର୍ଯ୍ୟ କରେ |ବିଙ୍ଗ ସର୍ଚ୍ଚ ଇଞ୍ଜିନ୍ |), ହେତୁୱାଟ ପ୍ରତି କାର୍ଯ୍ୟଦକ୍ଷତା |ସୁବିଧା FPGAs ବିତରଣ କରେ |[10]ମାଇକ୍ରୋସଫ୍ଟ FPGA କୁ ବ୍ୟବହାର କରିବା ଆରମ୍ଭ କଲା |ତ୍ୱରାନ୍ୱିତ କର |2014 ରେ Bing, ଏବଂ 2018 ରେ ସେମାନଙ୍କ ପାଇଁ ଅନ୍ୟ ଡାଟା ସେଣ୍ଟର କାର୍ଯ୍ୟଭାରରେ FPGA ନିୟୋଜନ ଆରମ୍ଭ କଲା |ଆଜୁର୍ | କ୍ଲାଉଡ୍ ଗଣନାପ୍ଲାଟଫର୍ମ |[11]

ନିମ୍ନଲିଖିତ ସମୟସୀମାଗୁଡ଼ିକ FPGA ଡିଜାଇନ୍ ର ବିଭିନ୍ନ ଦିଗରେ ଅଗ୍ରଗତି ସୂଚାଇଥାଏ:

ଗେଟ୍ସ

  • 1987: 9,000 ଫାଟକ, ଜିଲିନକ୍ସ |[6]
  • 1992: 600,000, ନାଭାଲ୍ ସର୍ଫେସ୍ ଯୁଦ୍ଧ ବିଭାଗ |[3]
  • 2000 ଦଶକ: ଲକ୍ଷ[8]
  • 2013: 50 ମିଲିୟନ୍, ଜିଲିନକ୍ସ |[12]

ବଜାର ଆକାର |

  • 1985: ପ୍ରଥମ ବାଣିଜ୍ୟିକ FPGA: Xilinx XC2064 |[5][6]
  • 1987: 14 ମିଲିୟନ୍ ଡଲାର୍ |[6]
  • ଗ।1993:> $ 385 ନିୟୁତ |[6][ବିଫଳ ଯାଞ୍ଚ]
  • 2005: 1.9 ବିଲିୟନ ଡ଼ଲାର୍ |[13]
  • 2010 ଆକଳନ: 2.75 ବିଲିୟନ ଡ଼ଲାର୍ |[13]
  • 2013: 5.4 ବିଲିୟନ ଡ଼ଲାର୍ |[14]
  • 2020 ଆକଳନ: $ 9.8 ବିଲିୟନ |[14]

ଡିଜାଇନ୍ ଆରମ୍ଭ |

ଡିଜାଇନ୍ ଆରମ୍ଭଏକ FPGA ରେ କାର୍ଯ୍ୟାନ୍ୱୟନ ପାଇଁ ଏକ ନୂତନ କଷ୍ଟମ୍ ଡିଜାଇନ୍ |

ଡିଜାଇନ୍ [ସମ୍ପାଦନ କରନ୍ତୁ |]

ସମସାମୟିକ FPGA ଗୁଡ଼ିକର ବଡ଼ ଉତ୍ସ ଅଛି |ତର୍କ ଫାଟକଏବଂ ଜଟିଳ ଡିଜିଟାଲ ଗଣନାକୁ କାର୍ଯ୍ୟକାରୀ କରିବା ପାଇଁ RAM ବ୍ଲକଗୁଡ଼ିକ |ଯେହେତୁ FPGA ଡିଜାଇନ୍ ଗୁଡିକ ଅତି ଦ୍ରୁତ I / O ହାର ଏବଂ ଦ୍ୱି-ଦିଗୀୟ ତଥ୍ୟକୁ ନିୟୋଜିତ କରେ |ବସ୍, ସେଟଅପ୍ ସମୟ ଏବଂ ବ hold ଧ ସମୟ ମଧ୍ୟରେ ବ valid ଧ ତଥ୍ୟର ସଠିକ୍ ସମୟ ଯାଞ୍ଚ କରିବା ଏକ ଚ୍ୟାଲେଞ୍ଜ ହୋଇଯାଏ |

ଚଟାଣ ଯୋଜନାଏହି ସମୟ ସୀମାକୁ ପୂରଣ କରିବା ପାଇଁ FPGAs ମଧ୍ୟରେ ଉତ୍ସ ବଣ୍ଟନକୁ ସକ୍ଷମ କରିଥାଏ |ଯେକ any ଣସି ଯୁକ୍ତିଯୁକ୍ତ କାର୍ଯ୍ୟକୁ କାର୍ଯ୍ୟକାରୀ କରିବା ପାଇଁ FPGA ଗୁଡ଼ିକୁ ବ୍ୟବହାର କରାଯାଇପାରିବ |ASICପ୍ରଦର୍ଶନ କରିପାରିବ |ପଠାଇବା ପରେ କାର୍ଯ୍ୟକାରିତାକୁ ଅଦ୍ୟତନ କରିବାର କ୍ଷମତା,ଆଂଶିକ ପୁନ - ବିନ୍ୟାସଡିଜାଇନ୍ ର ଏକ ଅଂଶ |[17]ଏବଂ ଏକ ASIC ଡିଜାଇନ୍ ସହିତ କମ୍-ବାରମ୍ବାର ଇଞ୍ଜିନିୟରିଂ ଖର୍ଚ୍ଚ (ସାଧାରଣତ higher ଅଧିକ ୟୁନିଟ୍ ମୂଲ୍ୟ ସତ୍ତ୍) େ), ଅନେକ ପ୍ରୟୋଗ ପାଇଁ ସୁବିଧା ପ୍ରଦାନ କରେ |[1]

କିଛି FPGA ଗୁଡ଼ିକର ଡିଜିଟାଲ୍ ଫଙ୍କସନ୍ ସହିତ ଆନାଗଲ୍ ବ features ଶିଷ୍ଟ୍ୟ ଅଛି |ସବୁଠାରୁ ସାଧାରଣ ଆନାଗଲ୍ ବ feature ଶିଷ୍ଟ୍ୟ ହେଉଛି ଏକ ପ୍ରୋଗ୍ରାମେବଲ୍ |ହତ୍ୟା ହାରପ୍ରତ୍ୟେକ ଆଉଟପୁଟ୍ ପିନ୍ ଉପରେ, ଇଞ୍ଜିନିୟରଙ୍କୁ ହାଲୁକା ଲୋଡ୍ ପିନରେ କମ୍ ହାର ସେଟ୍ କରିବାକୁ ଅନୁମତି ଦିଏ ଯାହା ଅନ୍ୟଥା |ରିଙ୍ଗ୍ |କିମ୍ବାଦମ୍ପତିଗ୍ରହଣୀୟ ନୁହେଁ, ଏବଂ ହାଇ ସ୍ପିଡ୍ ଚ୍ୟାନେଲଗୁଡ଼ିକରେ ଭାରୀ ଲୋଡ୍ ପିନ ଉପରେ ଅଧିକ ହାର ସେଟ୍ କରିବାକୁ ଯାହା ଅନ୍ୟଥା ଅତି ଧୀରେ ଧୀରେ ଚାଲିବ |[18][19]କ୍ୱାର୍ଟଜ୍ ମଧ୍ୟ ସାଧାରଣ ଅଟେ |ସ୍ଫଟିକ୍ ଓସିଲେଟରଗୁଡିକ |, ଅନ୍-ଚିପ୍ ପ୍ରତିରୋଧ-କ୍ୟାପିଟାନ୍ସ ଓସିଲେଟର, ଏବଂପର୍ଯ୍ୟାୟ-ଲକ୍ ହୋଇଥିବା ଲୁପ୍ |ଏମ୍ବେଡ୍ ସହିତ |ଭୋଲଟେଜ୍ ନିୟନ୍ତ୍ରିତ ଓସିଲେଟରଗୁଡିକ |ଘଣ୍ଟା ଉତ୍ପାଦନ ଏବଂ ପରିଚାଳନା ତଥା ହାଇ ସ୍ପିଡ୍ ସିରିଏଲାଇଜର୍-ଡେସେରିଆଲାଇଜର୍ (SERDES) ପାଇଁ ଘଣ୍ଟା ଏବଂ ରିସିଭର୍ ଘଣ୍ଟା ପୁନରୁଦ୍ଧାର ପାଇଁ ବ୍ୟବହୃତ ହୁଏ |ସାଧାରଣତ common ଭିନ୍ନ ଅଟେ |ତୁଳନାକାରୀସହିତ ସଂଯୁକ୍ତ ହେବା ପାଇଁ ଡିଜାଇନ୍ ହୋଇଥିବା ଇନପୁଟ୍ ପିନ ଉପରେ |ଭିନ୍ନକ୍ଷମ ସଙ୍କେତଚ୍ୟାନେଲଗୁଡିକ |ଅଳ୍ପ କିଛି “ମିଶ୍ରିତ ସଙ୍କେତFPGAs ”ପେରିଫେରାଲ୍ ଇଣ୍ଟିଗ୍ରେଟେଡ୍ କରିଛି |ଆନାଲଗ୍-ଟୁ-ଡିଜିଟାଲ୍ କନଭର୍ଟର |(ADCs) ଏବଂଡିଜିଟାଲ୍-ଟୁ-ଆନାଗଲ୍ କନଭର୍ଟର |(DACs) ଆନାଗଲ୍ ସିଗନାଲ୍ କଣ୍ଡିସନର ବ୍ଲକ୍ ସହିତ ସେମାନଙ୍କୁ ଏକ ଭାବରେ କାର୍ଯ୍ୟ କରିବାକୁ ଅନୁମତି ଦିଏ |ସିଷ୍ଟମ୍-ଅନ୍-ଚିପ୍ |(SoC)[20]ଏହିପରି ଉପକରଣଗୁଡ଼ିକ ଏକ FPGA ମଧ୍ୟରେ ରେଖାକୁ ଅସ୍ପଷ୍ଟ କରିଥାଏ, ଯାହା ଏହାର ଆଭ୍ୟନ୍ତରୀଣ ପ୍ରୋଗ୍ରାମେବଲ୍ ଆନ୍ତ c- ସଂଯୋଗ କପଡା ଉପରେ ଡିଜିଟାଲ୍ ଏବଂ ଶୂନ ବହନ କରିଥାଏ, ଏବଂଫିଲ୍ଡ-ପ୍ରୋଗ୍ରାମେବଲ୍ ଆନାଗଲ୍ ଆରେ |(FPAA), ଯାହା ଏହାର ଆଭ୍ୟନ୍ତରୀଣ ପ୍ରୋଗ୍ରାମେବଲ୍ ଆନ୍ତ c- ସଂଯୋଗ କପଡା ଉପରେ ଆନାଗଲ୍ ମୂଲ୍ୟ ବହନ କରେ |

ତର୍କ ବ୍ଲକଗୁଡିକ [ସମ୍ପାଦନ କରନ୍ତୁ |]

ମୁଖ୍ୟ ପ୍ରବନ୍ଧ:ତର୍କ ବ୍ଲକ

୨

ଏକ ତର୍କ କକ୍ଷର ସରଳୀକୃତ ଉଦାହରଣ ଚିତ୍ର (LUT -ସନ୍ଧାନ ଟେବୁଲ୍ |, FA -ପୂର୍ଣ୍ଣ ଆଡର୍ |, DFF -ଡି-ଟାଇପ୍ ଫ୍ଲିପ୍-ଫ୍ଲପ୍ |)

ସବୁଠାରୁ ସାଧାରଣ FPGA ସ୍ଥାପତ୍ୟ ଏକ ଆରେକୁ ନେଇ ଗଠିତ |ତାର୍କିକ ବ୍ଲକଗୁଡ଼ିକ(ବିକ୍ରେତା ଉପରେ ନିର୍ଭର କରି ବିନ୍ୟାସଯୋଗ୍ୟ ଲଜିକ୍ ବ୍ଲକ୍, CLB, କିମ୍ବା ଲଜିକ୍ ଆରେ ବ୍ଲକ୍, LAB କୁହାଯାଏ),I / O ପ୍ୟାଡ୍ |, ଏବଂ ରାଉଟିଙ୍ଗ୍ ଚ୍ୟାନେଲ୍ |[1]ସାଧାରଣତ ,, ସମସ୍ତ ରାଉଟିଙ୍ଗ୍ ଚ୍ୟାନେଲଗୁଡ଼ିକର ସମାନ ମୋଟେଇ (ତାର ସଂଖ୍ୟା) ଥାଏ |ଏକାଧିକ I / O ପ୍ୟାଡ୍ ଗୋଟିଏ ଧାଡିର ଉଚ୍ଚତା କିମ୍ବା ଆରେ ଗୋଟିଏ ସ୍ତମ୍ଭର ମୋଟେଇ ସହିତ ଫିଟ୍ ହୋଇପାରେ |

“ଏକ ଉତ୍ସ ସର୍କିଟ୍ ପର୍ଯ୍ୟାପ୍ତ ଉତ୍ସ ସହିତ ଏକ FPGA ରେ ମ୍ୟାପ୍ ହେବା ଜରୁରୀ |ଡିଜାଇନ୍ ଠାରୁ ଆବଶ୍ୟକ CLBs / LAB ଏବଂ I / Os ର ସଂଖ୍ୟା ସହଜରେ ନିର୍ଣ୍ଣୟ କରାଯାଉଥିବାବେଳେ ସମାନ ପରିମାଣର ତର୍କ ସହିତ ଡିଜାଇନ୍ ମଧ୍ୟରେ ଆବଶ୍ୟକ ରାଉଟିଙ୍ଗ୍ ଟ୍ରାକ୍ ସଂଖ୍ୟା ମଧ୍ୟ ଭିନ୍ନ ହୋଇପାରେ |(ଉଦାହରଣ ସ୍ୱରୂପ, aକ୍ରସ୍ ବାର୍ ସୁଇଚ୍ |a ଅପେକ୍ଷା ବହୁତ ଅଧିକ ରାଉଟିଙ୍ଗ୍ ଆବଶ୍ୟକ କରେ |ସିଷ୍ଟୋଲିକ୍ ଆରେ |ସମାନ ଗେଟ୍ ଗଣନା ସହିତ |ଯେହେତୁ ଅବ୍ୟବହୃତ ରାଉଟିଙ୍ଗ୍ ଟ୍ରାକଗୁଡିକ କ benefit ଣସି ଲାଭ ପ୍ରଦାନ ନକରି ଅଂଶର ମୂଲ୍ୟ (ଏବଂ କାର୍ଯ୍ୟଦକ୍ଷତା ହ୍ରାସ) ବ increase ାଇଥାଏ, FPGA ନିର୍ମାତାମାନେ ଯଥେଷ୍ଟ ଟ୍ରାକ୍ ପ୍ରଦାନ କରିବାକୁ ଚେଷ୍ଟା କରନ୍ତି ଯାହା ଦ୍ most ାରା ଅଧିକାଂଶ ଡିଜାଇନ୍ ଯାହା ଫିଟ୍ ହେବ |ସନ୍ଧାନ ସାରଣୀଗୁଡ଼ିକ |(LUTs) ଏବଂ I / Os ହୋଇପାରେ |ମାର୍ଗଦର୍ଶନ।ଏହା ଆକଳନ ଦ୍ determined ାରା ନିର୍ଣ୍ଣୟ କରାଯାଏ ଯେପରି ଏଥିରୁ ଉତ୍ପନ୍ନ |ଭଡା ନିୟମକିମ୍ବା ବିଦ୍ୟମାନ ଡିଜାଇନ୍ ସହିତ ପରୀକ୍ଷଣ ଦ୍ୱାରା | ”[21]2018 ସୁଦ୍ଧା,ନେଟୱର୍କ-ଅନ୍-ଚିପ୍ରାଉଟିଙ୍ଗ୍ ଏବଂ ଆନ୍ତ c- ସଂଯୋଗ ପାଇଁ ସ୍ଥାପତ୍ୟ ବିକାଶ କରାଯାଉଛି |[ଉଲ୍ଲେଖ ଆବଶ୍ୟକ]

ସାଧାରଣତ ,, ଏକ ଲଜିକ୍ ବ୍ଲକ୍ରେ କିଛି ଲଜିକାଲ୍ ସେଲ୍ ରହିଥାଏ (ଯାହାକୁ ALM, LE, ସ୍ଲାଇସ୍ କୁହାଯାଏ) |ଏକ ସାଧାରଣ କକ୍ଷରେ ଏକ 4-ଇନପୁଟ୍ LUT, aପୂର୍ଣ୍ଣ ଆଡର୍ |(FA) ଏବଂ aଡି-ଟାଇପ୍ ଫ୍ଲିପ୍-ଫ୍ଲପ୍ |।ଏଗୁଡିକ ଦୁଇଟି 3-ଇନପୁଟ୍ LUT ରେ ବିଭକ୍ତ ହୋଇପାରେ |ଇନ୍ସାଧାରଣ ମୋଡ୍ |ସେଗୁଡିକ ପ୍ରଥମ ମାଧ୍ୟମରେ ଏକ 4-ଇନପୁଟ୍ LUT ରେ ମିଶ୍ରିତ |ମଲ୍ଟିପ୍ଲେକ୍ସର୍(ମୁକ୍ସ)ଇନ୍ଗାଣିତିକମୋଡ୍, ସେମାନଙ୍କର ଆଉଟପୁଟ୍ ଆଡର୍ କୁ ଦିଆଯାଏ |ମୋଡ୍ ଚୟନ ଦ୍ୱିତୀୟ ମକ୍ସରେ ପ୍ରୋଗ୍ରାମ ହୋଇଛି |ଆଉଟପୁଟ୍ ମଧ୍ୟ ହୋଇପାରେ |ସମକାଳୀନ |କିମ୍ବାଅସନ୍ତୁଳିତ |, ତୃତୀୟ ମକ୍ସର ପ୍ରୋଗ୍ରାମିଂ ଉପରେ ନିର୍ଭର କରେ |ଅଭ୍ୟାସରେ, ଆଡର୍ ର ସମ୍ପୂର୍ଣ୍ଣ କିମ୍ବା ଅଂଶଗୁଡ଼ିକ |କାର୍ଯ୍ୟ ଭାବରେ ଗଚ୍ଛିତ |ସେଭ୍ କରିବାକୁ LUTs ରେ |ସ୍ଥାନ.[22][23][24]

ହାର୍ଡ ବ୍ଲକ୍ [ସମ୍ପାଦନ କରନ୍ତୁ |]

ସିଲିକନରେ ସ୍ଥିର ହୋଇଥିବା ଉଚ୍ଚ ସ୍ତରର କାର୍ଯ୍ୟକାରିତାକୁ ଅନ୍ତର୍ଭୁକ୍ତ କରିବା ପାଇଁ ଆଧୁନିକ FPGA ପରିବାରଗୁଡିକ ଉପରୋକ୍ତ କ୍ଷମତା ଉପରେ ବିସ୍ତାର କରନ୍ତି |ସର୍କିଟରେ ଏହି ସାଧାରଣ କାର୍ଯ୍ୟଗୁଡିକ ଏମ୍ବେଡ୍ ହେବା ଆବଶ୍ୟକ କ୍ଷେତ୍ରକୁ ହ୍ରାସ କରିଥାଏ ଏବଂ ଲଜିକାଲ୍ ଆଦିମରୁ ନିର୍ମାଣ ତୁଳନାରେ ସେହି କାର୍ଯ୍ୟଗୁଡ଼ିକୁ ଗତି ବ increased ାଇଥାଏ |ଏଗୁଡ଼ିକର ଉଦାହରଣ ଅନ୍ତର୍ଭୁକ୍ତ |ଗୁଣକ, ଜେନେରିକ୍DSP ବ୍ଲକଗୁଡିକ,ସନ୍ନିବେଶିତ ସଞ୍ଚାଳକଗୁଡ଼ିକ |, ଉଚ୍ଚ ଗତି I / O ତର୍କ ଏବଂ ଏମ୍ବେଡ୍ |ସ୍ମୃତି.

ଉଚ୍ଚ-ଏଣ୍ଡ FPGA ଗୁଡ଼ିକ ଉଚ୍ଚ ଗତି ଧାରଣ କରିପାରେ |ମଲ୍ଟି-ଗିଗାବିଟ୍ ଟ୍ରାନ୍ସସିଭର୍ |ଏବଂକଠିନ IP କୋର |ଯଥାସଞ୍ଚାଳକ କୋରଗୁଡ଼ିକ,ଇଥରନେଟ୍ | ମଧ୍ୟମ ପ୍ରବେଶ ନିୟନ୍ତ୍ରଣ ଏକକ |,PCI/PCI ଏକ୍ସପ୍ରେସ |ନିୟନ୍ତ୍ରକ, ଏବଂ ବାହ୍ୟ ସ୍ମୃତି ନିୟନ୍ତ୍ରକ |ପ୍ରୋଗ୍ରାମେବଲ୍ କପଡା ସହିତ ଏହି କୋରଗୁଡିକ ବିଦ୍ୟମାନ, କିନ୍ତୁ ସେଗୁଡ଼ିକ ନିର୍ମିତ |ଟ୍ରାନଜିଷ୍ଟର୍LUTs ପରିବର୍ତ୍ତେ ସେମାନଙ୍କର ASIC ସ୍ତର ଅଛି |କାର୍ଯ୍ୟଦକ୍ଷତାଏବଂଶକ୍ତି ବ୍ୟବହାରପ୍ରୟୋଗ-ନିର୍ଦ୍ଦିଷ୍ଟ ତର୍କ ପାଇଁ ଅଧିକ କପଡାକୁ ମାଗଣା ଛାଡି, ବହୁ ପରିମାଣର କପଡା ସମ୍ବଳ ନ ଖାଇ |ମଲ୍ଟି-ଗିଗାବିଟ୍ ଟ୍ରାନ୍ସସିଭରରେ ଉଚ୍ଚ କ୍ଷମତା ସମ୍ପନ୍ନ ଆନାଗଲ୍ ଇନପୁଟ୍ ଏବଂ ଆଉଟପୁଟ୍ ସର୍କିଟ୍ରି ସହିତ ହାଇ ସ୍ପିଡ୍ କ୍ରମିକୀକରଣକାରୀ ଏବଂ ଡିଜେରିଆଲାଇଜର୍ ମଧ୍ୟ ରହିଥାଏ, ଯାହାକି LUT ରୁ ନିର୍ମିତ ହୋଇପାରିବ ନାହିଁ |ଉଚ୍ଚ ସ୍ତରୀୟ ଭ physical ତିକ ସ୍ତର (PHY) କାର୍ଯ୍ୟକାରିତା ଯେପରିକି |ରେଖା କୋଡିଂFPGA ଉପରେ ନିର୍ଭର କରି, ହାର୍ଡ ଲଜିକ୍ ରେ ସିରିଏଲାଇଜର୍ ଏବଂ ଡିଜେରିଆଲାଇଜର୍ ସହିତ ପ୍ରୟୋଗ ହୋଇପାରେ କିମ୍ବା ହୋଇନପାରେ |

 

 


  • ପୂର୍ବ:
  • ପରବର୍ତ୍ତୀ:

  • ତୁମର ବାର୍ତ୍ତା ଏଠାରେ ଲେଖ ଏବଂ ଆମକୁ ପଠାନ୍ତୁ |