A3PN060-VQG100I 100-VQFP (14 × 14) ଇଣ୍ଟିଗ୍ରେଟେଡ୍ ସର୍କିଟ୍ IC FPGA 71 I / O 100VQFP ଗୋଟିଏ ସ୍ପଟ୍ କ୍ରୟ |
ଉତ୍ପାଦ ଗୁଣ
TYPE | ବର୍ଣ୍ଣନା |
ବର୍ଗ | ଇଣ୍ଟିଗ୍ରେଟେଡ୍ ସର୍କିଟ୍ (ଆଇସି) ସନ୍ନିବେଶିତ | FPGAs (ଫିଲ୍ଡ ପ୍ରୋଗ୍ରାମେବଲ୍ ଗେଟ୍ ଆରେ) |
Mfr | ମାଇକ୍ରୋଚିପ୍ ଟେକ୍ନୋଲୋଜି | |
ସିରିଜ୍ | ProASIC3 ନାନୋ | |
ପ୍ୟାକେଜ୍ | ଟ୍ରେ |
ମାନକ ପ୍ୟାକେଜ୍ | | 90 |
ଉତ୍ପାଦ ସ୍ଥିତି | ସକ୍ରିୟ | |
ମୋଟ RAM ବିଟ୍ | | 18432 |
I / O ର ସଂଖ୍ୟା | 71 |
ଗେଟ୍ସ ସଂଖ୍ୟା | 60000 |
ଭୋଲଟେଜ୍ - ଯୋଗାଣ | 1.425V ~ 1.575V |
ମାଉଣ୍ଟିଂ ପ୍ରକାର | | ସରଫେସ୍ ମାଉଣ୍ଟ୍ | |
ଅପରେଟିଂ ତାପମାତ୍ରା | | -40 ° C ~ 100 ° C (TJ) |
ପ୍ୟାକେଜ୍ / କେସ୍ | 100-TQFP | |
ଯୋଗାଣକାରୀ ଉପକରଣ ପ୍ୟାକେଜ୍ | | 100-VQFP (14 × 14) |
ମୂଳ ଉତ୍ପାଦ ସଂଖ୍ୟା | | A3PN060 |
ମାଇକ୍ରୋସେମି |
ମାଇକ୍ରୋସେମି କର୍ପୋରେସନ୍, ମୁଖ୍ୟାଳୟ କାଲିଫର୍ନିଆର ଇରଭାଇନ୍ରେ ଅବସ୍ଥିତ, ଉଚ୍ଚ କ୍ଷମତା ସମ୍ପନ୍ନ ଆନାଗଲ୍ ଏବଂ ମିକ୍ସଡ୍-ସିଗ୍ନାଲ୍ ଇଣ୍ଟିଗ୍ରେଟେଡ୍ ସର୍କିଟ୍ ଏବଂ ଉଚ୍ଚ-ନିର୍ଭରଯୋଗ୍ୟ ସେମିକଣ୍ଡକ୍ଟରର ଏକ ଅଗ୍ରଣୀ ଡିଜାଇନର୍, ଉତ୍ପାଦକ ଏବଂ ମାର୍କେଟର୍, ଯାହା ବିଦ୍ୟୁତ୍ ଯୋଗାଣକୁ ନିୟନ୍ତ୍ରଣ ଏବଂ ନିୟନ୍ତ୍ରଣ କରେ, କ୍ଷଣସ୍ଥାୟୀ ଭୋଲଟେଜ୍ ସ୍ପାଇକ୍ ଏବଂ ଟ୍ରାନ୍ସମିଟ୍ କରେ | , ସଙ୍କେତ ଗ୍ରହଣ ଏବଂ ବୃଦ୍ଧି କର |
ମାଇକ୍ରୋସେମିର ଉତ୍ପାଦଗୁଡ଼ିକରେ ଷ୍ଟାଣ୍ଡାଲୋନ ଉପାଦାନ ଏବଂ ଇଣ୍ଟିଗ୍ରେଟେଡ୍ ସର୍କିଟ୍ ସମାଧାନ ଅନ୍ତର୍ଭୁକ୍ତ ଯାହାକି କାର୍ଯ୍ୟକ୍ଷମତା ଏବଂ ବିଶ୍ୱସନୀୟତା, ବ୍ୟାଟେରୀକୁ ସର୍ବୋତ୍କୃଷ୍ଟ କରିବା, ଆକାର ହ୍ରାସ କରିବା ଏବଂ ସର୍କିଟ୍କୁ ସୁରକ୍ଷା ଦେଇ ଗ୍ରାହକ ଡିଜାଇନ୍ ବୃଦ୍ଧି କରିଥାଏ |ପ୍ରୟୋଗଗୁଡ଼ିକ |
ମାଇକ୍ରୋସେମିରେ FPGA ର ପରିଚୟ |
ମାଇକ୍ରୋସେମି 2010 ରେ ଆକ୍ଟେଲ ହାସଲ କରି ମାଇକ୍ରୋସେମିର FPGA ଗୁଡ଼ିକୁ ତିନି ଦଶନ୍ଧି ପୁରୁଣା କରିଥିଲା |ଗତ ଦଶନ୍ଧି ମଧ୍ୟରେ 300 ରୁ ଅଧିକ ସ୍ପେସ୍ ପ୍ରୋଗ୍ରାମରେ ଆକ୍ଟେଲର FPGA ଗୁଡିକ ସଫଳତାର ସହିତ ବ୍ୟବହୃତ ହୋଇଛି, ଏହା ପ୍ରମାଣ କରେ ଯେ ଆକ୍ଟେଲର FPGA ଗୁଡିକ ନିଶ୍ଚିତ ଭାବରେ ନିର୍ଭରଯୋଗ୍ୟ |
ଆଣ୍ଟି-ଫ୍ୟୁଜ୍ ଉପକରଣଗୁଡ଼ିକ ମୁଖ୍ୟତ the ସାମରିକ ବଜାର ପାଇଁ ଥିଲା ଏବଂ ବେସାମରିକ ବଜାର ପାଇଁ ଖୋଲା ନଥିଲା, ତେଣୁ 2002 ପର୍ଯ୍ୟନ୍ତ ଆକ୍ଟେଲର ଭାବନା ସର୍ବଦା ଅସ୍ପଷ୍ଟ ଥିଲା ଯେତେବେଳେ ଏହାର ଅଭିନବ ଫ୍ଲାସ୍ ଆଧାରିତ FPGA ଗୁଡ଼ିକ ପ୍ରବର୍ତ୍ତିତ ହେଲା, ଯାହା ଆକ୍ଟେଲ୍ର ରହସ୍ୟ ଉନ୍ମୋଚନ କଲା | ନାଗରିକ ବଜାରକୁ ଏହାର ରାସ୍ତା ଏବଂ ସମସ୍ତଙ୍କୁ ଜଣା |ପ୍ରଥମ ଫ୍ଲାସ୍ ସ୍ଥାପତ୍ୟ FPGA ଥିଲା ProASIC, ଯାହାର ସିଙ୍ଗଲ୍-ଚିପ୍ ବ characteristics ଶିଷ୍ଟ୍ୟଗୁଡିକ CPLDs ସହିତ ସମାନ ଏବଂ କମ୍ ଶକ୍ତି ବ୍ୟବହାର ଏବଂ CPLD ଗୁଡ଼ିକ ତୁଳନାରେ ଅଧିକ କ୍ଷମତା ବ characteristics ଶିଷ୍ଟ୍ୟ ବିକାଶ ଇଞ୍ଜିନିୟରମାନଙ୍କ ପ୍ରଶଂସା ଲାଭ କଲା, ଏବଂ ଅଧିକରୁ ଅଧିକ ଲୋକ ମୂଳ CPLD ଗୁଡ଼ିକୁ ବଦଳାଇବା ପାଇଁ ଫ୍ଲାସ୍ ସ୍ଥାପତ୍ୟ FPGA ବ୍ୟବହାର କଲେ ଏବଂ SRAM FPGAs |
ଯେହେତୁ ସମାଜର ଆବଶ୍ୟକତା ବଦଳିବାରେ ଲାଗିଛି, ଆକ୍ଟେଲ କ୍ରମାଗତ ଭାବରେ ଏହାର FPGA ପ୍ରଯୁକ୍ତିକୁ ଉନ୍ନତ କରୁଛି, FPGA ର କାର୍ଯ୍ୟ ଏବଂ ଆଭ୍ୟନ୍ତରୀଣ ଉତ୍ସକୁ କ୍ରମାଗତ ଭାବରେ ବିଶୋଧନ ଏବଂ ସମୃଦ୍ଧ କରୁଛି ଏବଂ 2005 ରେ ଆକ୍ଟେଲ ତୃତୀୟ ପି generation ଼ିର ଫ୍ଲାସ ସ୍ଥାପତ୍ୟ FPGAs - ProASIC3 / E ଆରମ୍ଭ କରିଛି |ProASIC3 / E ର ସଫଳ ଉନ୍ମୋଚନ ବିକାଶର ଏକ ନୂତନ ତରଙ୍ଗକୁ ସୂଚିତ କଲା |ProASIC3 / E ର ସଫଳ ଉନ୍ମୋଚନ FPGA ମଧ୍ୟରେ ଏକ ନୂତନ “ଯୁଦ୍ଧ” ବିଷୟରେ ଜଣାଇଲା |ଗ୍ରାହକ, ଅଟୋମୋବାଇଲ୍ ଏବଂ ଅନ୍ୟାନ୍ୟ ମୂଲ୍ୟ ସମ୍ବେଦନଶୀଳ ପ୍ରୟୋଗଗୁଡ଼ିକ ପାଇଁ ପୂର୍ଣ୍ଣ-ବ featured ଶିଷ୍ଟ୍ୟଯୁକ୍ତ, ସ୍ୱଳ୍ପ ମୂଲ୍ୟର FPGA ପାଇଁ ବଜାରର ଚାହିଦାକୁ ଦୃଷ୍ଟିରେ ରଖି ProASIC3 / E ପରିବାରକୁ ପରିକଳ୍ପନା କରାଯାଇଥିଲା |ନିମ୍ନଲିଖିତଗୁଡ଼ିକ ହେଉଛି ଆକ୍ଟେଲର ଉତ୍ପାଦ |
ଫ୍ୟୁଜନ୍: ଆନାଗଲ୍ କାର୍ଯ୍ୟକାରିତା ସହିତ ଇଣ୍ଡଷ୍ଟ୍ରିର ପ୍ରଥମ FPGA, 12-ବିଟ୍ AD, ଫ୍ଲାସ୍ ମେମୋରୀ, ଆରଟିସି ଏବଂ ଅନ୍ୟାନ୍ୟ ଉପାଦାନଗୁଡ଼ିକୁ SoC କୁ ବାସ୍ତବତାରେ ପରିଣତ କରିବା |
IGLOO: ଏକ ସ୍ୱତନ୍ତ୍ର ଫ୍ଲାସ୍ * ଫ୍ରିଜ୍ ଶୋଇବା ମୋଡ୍ ସହିତ ଏକ ଅଲ୍ଟ୍ରା-ଲୋ ପାୱାର୍ FPGA, ଯେଉଁଥିରେ ସର୍ବନିମ୍ନ ବିଦ୍ୟୁତ୍ ବ୍ୟବହାର 5µW ପର୍ଯ୍ୟନ୍ତ ଏବଂ RAM ଏବଂ ରେଜିଷ୍ଟର ସ୍ଥିତି ସଂରକ୍ଷିତ |
IGLOO2: IGLOO ଉପରେ ଆଧାର କରି ଅପ୍ଟିମାଇଜ୍ I / O, ଏକ I / O ପୋର୍ଟର ଏକ ଅଦ୍ଭୁତ ସଂଖ୍ୟକ ଅଫର୍, ସ୍ମିଟର ଟ୍ରିଗର ଇନପୁଟ୍, ହଟ-ପ୍ଲଗିଂ ଏବଂ ଅନ୍ୟାନ୍ୟ ବ features ଶିଷ୍ଟ୍ୟଗୁଡିକ ପାଇଁ ସମର୍ଥନ ପ୍ରଦାନ କରେ |
ProASIC3L: କେବଳ ProASIC3 ର ଉଚ୍ଚ କାର୍ଯ୍ୟଦକ୍ଷତା ନୁହେଁ ବରଂ କମ୍ ଶକ୍ତି ବ୍ୟବହାର ମଧ୍ୟ ବ features ଶିଷ୍ଟ୍ୟ କରେ |
ନାନୋ: ଇଣ୍ଡଷ୍ଟ୍ରିର ସର୍ବନିମ୍ନ ଶକ୍ତି ବ୍ୟବହାର FPGA, ସର୍ବନିମ୍ନ ଷ୍ଟାଟିକ୍ ପାୱାର୍ ବ୍ୟବହାର 2µW ସହିତ, ଏକ ଅଲ୍ଟ୍ରା-ଛୋଟ 3 ମିମି * 3 ମିମି ପ୍ୟାକେଜ୍ ଏବଂ US $ 0.46 ର ଅଲ୍ଟ୍ରା-ଲୋ ପ୍ରାରମ୍ଭିକ ମୂଲ୍ୟ ସହିତ |
ଏହି ସିରିଜ୍ ଗୁଡିକ ଆକ୍ଟେଲର ତୃତୀୟ ପି generation ଼ିର ଫ୍ଲାସ୍ ସ୍ଥାପତ୍ୟ FPGA ର ଏକ ଅଂଶ, ଯାହାର ଭିନ୍ନ ବ features ଶିଷ୍ଟ୍ୟ ବିଭିନ୍ନ ବଜାରର ଆବଶ୍ୟକତା ପୂରଣ କରିପାରିବ ଏବଂ ଉପଭୋକ୍ତାମାନଙ୍କୁ ସେମାନଙ୍କ ଉତ୍ପାଦର ପ୍ରତିଦ୍ୱନ୍ଦ୍ୱିତାକୁ ବ to ାଇବା ପାଇଁ ବିଭିନ୍ନ ପ୍ରକାରର ବିକଳ୍ପ ଏବଂ ଅପ୍ରତ୍ୟାଶିତ ପ୍ରଭାବ ଆଣିପାରେ |ଆସନ୍ତୁ ଦେଖିବା ଆକ୍ଟେଲର ତୃତୀୟ ପି generation ଼ିର ଫ୍ଲାସ୍ ସ୍ଥାପତ୍ୟ FPGA ର ରୋମାଞ୍ଚକର ବ features ଶିଷ୍ଟ୍ୟଗୁଡିକ |
ପୋଲାରଫାୟାର FPGA ପରିବାର |
ମାଇକ୍ରୋସେମିର ପୋଲାରଫାୟାର FPGA ଗୁଡିକ ହେଉଛି ପଞ୍ଚମ ପି generation ଼ିର ଅଣ-ଅସ୍ଥିର FPGA ଉପକରଣ ଯାହାକି ଅତ୍ୟାଧୁନିକ 28nm ଅଣ-ଅସ୍ଥିର ପ୍ରକ୍ରିୟା ପ୍ରଯୁକ୍ତିବିଦ୍ୟା, ମଧ୍ୟମ ଘନତା, ଏବଂ ସର୍ବନିମ୍ନ ଶକ୍ତି ବ୍ୟବହାର, ଏକୀକୃତ ସର୍ବନିମ୍ନ ଶକ୍ତି FPGA ସ୍ଥାପତ୍ୟ, ସର୍ବନିମ୍ନ ଶକ୍ତି 12.7Gbps ଟ୍ରାନ୍ସସିଭର, ବିଲ୍ଟ-ଇନ୍ କମ୍ ପାୱାର୍ ଡୁଆଲ୍ PCI ଏକ୍ସପ୍ରେସ | Gen2 (EP / RP) ଏବଂ ଇଚ୍ଛାଧୀନ ଡାଟା ସୁରକ୍ଷା ଉପକରଣ ଏବଂ ଏକ ଇଣ୍ଟିଗ୍ରେଟେଡ୍ ଲୋ-ପାୱାର୍ ଏନକ୍ରିପସନ୍ କୋ-ପ୍ରୋସେସର୍ |481K ଲଜିକ୍ ସେଲ୍ ସହିତ, 1.0V-1.05V ର ଅପରେଟିଂ ଭୋଲ୍ଟେଜ୍ ଏବଂ ବ୍ୟବସାୟିକ (0 ° C - 100 ° C) ଏବଂ ଶିଳ୍ପ (-40 ° C - 100 ° C) ର ଅପରେଟିଂ ତାପମାତ୍ରା ସହିତ ମାଇକ୍ରୋସେମିର FPGA ଉତ୍ପାଦ ଲାଇନ ବ୍ୟାପକ, ଏବଂ ପୋଲାରଫାୟାରର ଶୁଭାରମ୍ଭ FPGA ପାଇଁ ଏହାର ସମ୍ଭାବ୍ୟ ବଜାରକୁ 2.5 ବିଲିୟନ ଡଲାରର ମଧ୍ୟମ ଘନତା ଉପକରଣ ବଜାରକୁ ବିସ୍ତାର କରେ |
ମାଇକ୍ରୋସେମି FPGA ଗୁଡିକ କାହିଁକି ବ୍ୟବହାର କରନ୍ତି |
1 ଉଚ୍ଚ ସୁରକ୍ଷା
ଆକ୍ଟେଲ ଫ୍ଲାସ ସ୍ଥାପତ୍ୟ FPGA ର ସୁରକ୍ଷା 3 ସ୍ତରରେ ସଂରକ୍ଷଣରେ ପ୍ରତିଫଳିତ ହୋଇଛି |
ପ୍ରଥମ ସ୍ତର ସଂରକ୍ଷଣର ଭ physical ତିକ ସ୍ତରର ଅଟେ, ଆକ୍ଟେଲର ତୃତୀୟ ପି generation ଼ିର ଫ୍ଲାସ୍ ସ୍ଥାପତ୍ୟ FPGA ର ଟ୍ରାନଜିଷ୍ଟର୍ 7 ଟି ଧାତୁ ଦ୍ୱାରା ସୁରକ୍ଷିତ, ଧାତୁ ସ୍ତରର ଅପସାରଣ ଓଲଟା ଇଞ୍ଜିନିୟରିଂ ହାସଲ କରିବା ଅତ୍ୟନ୍ତ କଷ୍ଟକର (ଏକ ଧାତୁ ଅପସାରଣ ପାଇଁ କିଛି ଉପାୟ ମାଧ୍ୟମରେ) | ଆଭ୍ୟନ୍ତରୀଣ ଟ୍ରାନଜିଷ୍ଟରର ସୁଇଚ୍ ସ୍ଥିତି ଦେଖିବା ପାଇଁ ସ୍ତର ଏବଂ ଏହିପରି ଡିଜାଇନ୍ ପୁନ oduc ପ୍ରକାଶିତ) |ଫ୍ଲାସ୍ FPGA ଗୁଡିକ ଅସ୍ଥିର ନୁହେଁ, କ external ଣସି ବାହ୍ୟ ବିନ୍ୟାସ ଚିପ୍ ଆବଶ୍ୟକ ନାହିଁ, ଏକକ ଚିପ୍, ବିନ୍ୟାସ ପ୍ରକ୍ରିୟା ସମୟରେ ଡାଟା ଷ୍ଟ୍ରିମର ବାଧା ବିନା ଏହା ଚାଳିତ ଏବଂ ଚାଲିପାରିବ |
ଦ୍ୱିତୀୟ ସ୍ତର ହେଉଛି ଫ୍ଲାସ୍ ଲକ୍ ଏନକ୍ରିପସନ୍ ଟେକ୍ନୋଲୋଜି, ଯାହା ନାମ ସୂଚିତ କରେ ଫ୍ଲାସ୍ ସେଲ୍ ଉପରେ ଏକ ଲକିଂ ପ୍ରଭାବ |ଏହା ଏକ 128-ବିଟ୍ ଏନକ୍ରିପସନ୍ ଆଲଗୋରିଦମ ଯାହା ଏନକ୍ରିପସନ୍ ପାଇଁ ଚିପ୍ ର ଚାବିକୁ ଡାଉନଲୋଡ୍ କରି ଚିପ୍ ଉପରେ ଅନଧିକୃତ କାର୍ଯ୍ୟକୁ ପ୍ରତିରୋଧ କରିଥାଏ, ଏବଂ ଚାବି ବିନା ଚିପ୍ ପ୍ରୋଗ୍ରାମ ହୋଇପାରିବ ନାହିଁ, ଲିଭାଇ ପାରିବ ନାହିଁ, ଯାଞ୍ଚ ହୋଇପାରିବ ନାହିଁ | ଦ୍ୱିତୀୟ ସ୍ତର ହେଉଛି ଫ୍ଲାସ୍ ଲକ୍ ଏନକ୍ରିପସନ୍ | ଟେକ୍ନୋଲୋଜି, ଯାହାକି ଏକ 128-ବିଟ୍ ଏନକ୍ରିପସନ୍ ଆଲଗୋରିଦମ ଯାହା ଏନକ୍ରିପସନ୍ ପାଇଁ ଚିପ୍ ର ଚାବି ଡାଉନଲୋଡ୍ କରି ଚିପ୍ ଉପରେ ଅନଧିକୃତ କାର୍ଯ୍ୟକୁ ପ୍ରତିରୋଧ କରିଥାଏ |
ତୃତୀୟ ସ୍ତର ହେଉଛି ଏକ ପ୍ରଯୁକ୍ତିବିଦ୍ୟା ଯାହା ଆନ୍ତର୍ଜାତୀୟ ସ୍ତରରେ AES ଏନକ୍ରିପସନ୍ ଆଲଗୋରିଦମ ବ୍ୟବହାର କରି ପ୍ରୋଗ୍ରାମିଂ ଫାଇଲଗୁଡ଼ିକୁ ଏନକ୍ରିପ୍ଟ କରିଥାଏ, ଏକ ଏନକ୍ରିପସନ୍ ଆଲଗୋରିଦମ ଯାହା ଆମେରିକାର ଫେଡେରାଲ୍ ସୂଚନା ପ୍ରକ୍ରିୟାକରଣ ମାନକ (FIPS) ଡକ୍ୟୁମେଣ୍ଟ 192 କୁ ପାଳନ କରିଥାଏ, ଯାହା ଆମେରିକାର ସରକାରୀ ଏଜେନ୍ସି ଦ୍ୱାରା ସମ୍ବେଦନଶୀଳ ତଥା ଜନସାଧାରଣଙ୍କ ସୂଚନାକୁ ବ୍ୟବହାର କରିଥାଏ |ପୂର୍ବ DES ମାନାଙ୍କରେ ଥିବା 56-ବିଟ୍ କି ଆକାର ତୁଳନାରେ ଆଲଗୋରିଦମ ପ୍ରାୟ 3.4 x 1038 128-ବିଟ୍ କି ଧାରଣ କରିପାରିବ, ଯାହା ପ୍ରାୟ 7.2 x 1016 କି ପ୍ରଦାନ କରିଥାଏ |2000 ରେ, ନ୍ୟାସନାଲ୍ ଇନଷ୍ଟିଚ୍ୟୁଟ୍ ଅଫ୍ ଷ୍ଟାଣ୍ଡାର୍ଡ ଆଣ୍ଡ ଟେକ୍ନୋଲୋଜି (NIST) 1977 DES ମାନକକୁ ବଦଳାଇବା ପାଇଁ AES ମାନକ ଗ୍ରହଣ କରି ଏନକ୍ରିପସନ୍ ର ବିଶ୍ୱସନୀୟତାକୁ ବହୁଗୁଣିତ କଲା |NIST AES ଦ୍ provided ାରା ପ୍ରଦାନ କରାଯାଇଥିବା ତତ୍ତ୍ security ିକ ସୁରକ୍ଷାକୁ ବର୍ଣ୍ଣନା କରେ ଯେ ଯଦି ଏକ ଗଣନା ପ୍ରଣାଳୀ ଗୋଟିଏ ସେକେଣ୍ଡରେ 56-ବିଟ୍ DES ଚାବିକୁ ଖଣ୍ଡନ କରିପାରିବ, ତେବେ 128-ବିଟ୍ AES ଚାବିକୁ ଖଣ୍ଡନ କରିବାକୁ ପ୍ରାୟ 149 ଟ୍ରିଲିୟନ୍ ବର୍ଷ ଲାଗିପାରେ, ଯେତେବେଳେ ବ୍ରହ୍ମାଣ୍ଡ ଡକ୍ୟୁମେଣ୍ଟ୍ ହୋଇଛି | 20 ବିଲିୟନ ବର୍ଷରୁ କମ୍, ତେଣୁ ଆପଣ କଳ୍ପନା କରିପାରିବେ ଯେ ସୁରକ୍ଷା କେତେ ନିର୍ଭରଯୋଗ୍ୟ |
ଉପରୋକ୍ତ ଟ୍ରିପଲ୍ ସୁରକ୍ଷା ଉପରେ ଆଧାର କରି ଆକ୍ଟେଲ୍ ଫ୍ଲାସ୍ FPGA ଗୁଡିକ ଉପଭୋକ୍ତାଙ୍କର ମୂଲ୍ୟବାନ IP କୁ ଭଲ ଭାବରେ ସୁରକ୍ଷିତ ରଖିବା ପାଇଁ ଅନୁମତି ଦେଇଥାଏ ଏବଂ ସୁଦୂର ISP କୁ ମଧ୍ୟ ସମ୍ଭବ କରିଥାଏ, ଯାହା ପ୍ରୋଗ୍ରାମେବଲ୍ ଲଜିକ୍ ଡିଜାଇନ୍ ପାଇଁ ସବୁଠାରୁ ନିର୍ଭରଯୋଗ୍ୟ ସୁରକ୍ଷା ପ୍ରଦାନ କରିବ |
2 ଉଚ୍ଚ ବିଶ୍ୱସନୀୟତା |
SRAM- ଆଧାରିତ ଟ୍ରାନଜିଷ୍ଟରରେ ଦୁଇ ପ୍ରକାରର ତ୍ରୁଟି ଅପରିହାର୍ଯ୍ୟ: ସଫ୍ଟ ଏରର୍ ଏବଂ ଫାର୍ମ ଏରର୍, ଯାହା ବାୟୁମଣ୍ଡଳରେ ଉଚ୍ଚ ଶକ୍ତି କଣିକା (ନିଉଟ୍ରନ୍, କଣିକା) SRAM ଟ୍ରାନଜିଷ୍ଟର୍ ଉପରେ ବୋମା ପକାଇଥାଏ, ଯାହା ସେମାନଙ୍କର ଉଚ୍ଚ ଶକ୍ତି ବିଷୟବସ୍ତୁ ହେତୁ ପରିବର୍ତ୍ତନ ହୋଇପାରେ | ଏକ ନିର୍ଦ୍ଦିଷ୍ଟ ଟ୍ରାନଜିଷ୍ଟର ସହିତ ଧକ୍କା ସମୟରେ ଟ୍ରାନଜିଷ୍ଟରର ସ୍ଥିତି |
ତଥାକଥିତ ସଫ୍ଟ ତ୍ରୁଟି ମୁଖ୍ୟତ S SRAM ମେମୋରୀ ପାଇଁ ହୋଇଥାଏ, ଯଥା SRAM, DRAM, ଇତ୍ୟାଦି ଯେତେବେଳେ ଏକ ଉଚ୍ଚ-ଶକ୍ତି କଣିକା SRAM ର ଡାଟା ମେମୋରୀକୁ ଧକ୍କା ଦିଏ, ଡାଟା ସ୍ଥିତି 0 ରୁ 1 କିମ୍ବା 1 ରୁ 0 ପର୍ଯ୍ୟନ୍ତ ଓଲଟା ହେବ, ଫଳସ୍ୱରୂପ | ଏକ ଅସ୍ଥାୟୀ ଡାଟା ତ୍ରୁଟି, ଯାହା ତଥ୍ୟ ପୁନ r ଲିଖିତ ହେଲେ ଅଦୃଶ୍ୟ ହୋଇଯିବ |ଏଗୁଡିକ ପୁନରୁଦ୍ଧାରଯୋଗ୍ୟ ତ୍ରୁଟି ଏବଂ FPGA ର ବିଲ୍ଟ-ଇନ୍ ତ୍ରୁଟି ଚିହ୍ନଟ ଏବଂ ସଂଶୋଧନ (EDAC) ସର୍କିଟ୍ରି ଦ୍ୱାରା ହ୍ରାସ କରାଯାଇପାରେ |
ଏକ ଫର୍ମୱେୟାର ତ୍ରୁଟି ହେଉଛି ଯେତେବେଳେ SRAM FPGA ବିନ୍ୟାସ କକ୍ଷ କିମ୍ବା କ୍ୟାବଲିଂ ସଂରଚନା ବାୟୁମଣ୍ଡଳରେ ଶକ୍ତିଶାଳୀ କଣିକା ଦ୍ୱାରା ବିସ୍ଫୋରଣ ହୁଏ, ଫଳସ୍ୱରୂପ ତାର୍କିକ କାର୍ଯ୍ୟରେ ପରିବର୍ତ୍ତନ କିମ୍ବା ତାରଯୁକ୍ତ ତ୍ରୁଟି ଯାହା ସମ୍ପୂର୍ଣ୍ଣ ସିଷ୍ଟମ ବିଫଳତା ଘଟାଇବ ଏବଂ ଯାଞ୍ଚ ଏବଂ ସଂଶୋଧନ ନହେବା ପର୍ଯ୍ୟନ୍ତ ରହିବ |
ଆକ୍ଟେଲ ଫ୍ଲାସ ସ୍ଥାପତ୍ୟ ଏହାର ଅନନ୍ୟ ଫ୍ଲାସ ଟେକ୍ନୋଲୋଜି କାରଣରୁ ଫର୍ମୱେୟାର ତ୍ରୁଟି ପାଇଁ ପ୍ରତିରୋଧକ, ଯାହା ଫ୍ଲାସ ପ୍ରକ୍ରିୟାରେ ଏକ ଟ୍ରାନଜିଷ୍ଟରର ସ୍ଥିତିକୁ ବଦଳାଇବା ପାଇଁ ଏକ ଉଚ୍ଚ ଭୋଲଟେଜ ଆବଶ୍ୟକ କରେ, ଯାହା ଏକ ସାଧାରଣ ଶକ୍ତି କଣିକା ଦ୍ୱାରା ପୂରଣ ହୋଇପାରିବ ନାହିଁ, ତେଣୁ ବିପଦ ପ୍ରାୟ ନୁହେଁ | - ବିଦ୍ୟମାନ |
3 କମ୍ ଶକ୍ତି ବ୍ୟବହାର
FPGA ଗୁଡ଼ିକରେ ସାଧାରଣତ four ଚାରି ପ୍ରକାରର ଶକ୍ତି ବ୍ୟବହାର ଅଛି: ପାୱାର୍ ଅପ୍ ପାୱାର୍, ବିନ୍ୟାସ ଶକ୍ତି, ଷ୍ଟାଟିକ୍ ପାୱାର୍ ଏବଂ ଗତିଶୀଳ ଶକ୍ତି |ସାଧାରଣତ ,, FPGA ଗୁଡ଼ିକର ଚାରୋଟି ପ୍ରକାରର ଶକ୍ତି ବ୍ୟବହାର ହୋଇଥାଏ, ଯେତେବେଳେ ଆକ୍ଟେଲ ଫ୍ଲାସ୍ FPGA ଗୁଡ଼ିକର କେବଳ ଷ୍ଟାଟିକ୍ ପାୱାର୍ ଏବଂ ଡାଇନାମିକ୍ ପାୱାର୍ ଥାଏ, କ power ଣସି ପାୱାର୍ ଅପ୍ ପାୱାର୍ କିମ୍ବା ବିନ୍ୟାସ ଶକ୍ତି ନାହିଁ, କାରଣ ପାୱାର୍ ଅପ୍ ଏକ ବଡ଼ ଷ୍ଟାର୍ଟ ଅପ୍ କରେଣ୍ଟ ଏବଂ ପାୱାର୍ ଡାଉନ୍ ଆବଶ୍ୟକ କରେ ନାହିଁ | ଅସ୍ଥିର ଅଟେ ଏବଂ ଏକ ବିନ୍ୟାସ ପ୍ରକ୍ରିୟା ଆବଶ୍ୟକ କରେ ନାହିଁ |
ପ୍ରୋଗ୍ରାମେବଲ୍ ସୁଇଚ୍ ପ୍ରତି ଫ୍ଲାସ୍-ଆଧାରିତ FPGA ଗୁଡ଼ିକ ଦୁଇଟି ଟ୍ରାନଜିଷ୍ଟର୍ ସହିତ ଗଠିତ ହୋଇଥିବାବେଳେ SRAM- ଆଧାରିତ FPGA ଗୁଡିକ ପ୍ରୋଗ୍ରାମେବଲ୍ ସୁଇଚ୍ ପ୍ରତି six ଟି ଟ୍ରାନଜିଷ୍ଟରକୁ ନେଇ ଗଠିତ, ତେଣୁ ସୁଇଚ୍ ପାୱାର୍ ବ୍ୟବହାର ବିଶ୍ଳେଷଣ ଦୃଷ୍ଟିରୁ, ଫ୍ଲାସ୍ FPGA ଗୁଡିକ SRAM FPGA ଅପେକ୍ଷା ବହୁତ କମ୍ ଶକ୍ତି ଖର୍ଚ୍ଚ କରନ୍ତି |
ଫ୍ୟୁଜନ୍ ସିରିଜ୍ ଏକ ସ୍ୱଳ୍ପ ଶକ୍ତି ବ୍ୟବହାର ମୋଡ୍ କୁ ସମର୍ଥନ କରେ ଯେଉଁଠାରେ ଚିପ୍ ନିଜେ କୋର୍ ପାଇଁ 1.5 ଭି ଭୋଲଟେଜ୍ ପ୍ରଦାନ କରିପାରିବ ଏବଂ ଚାଳିତ ହୋଇ ଆଭ୍ୟନ୍ତରୀଣ ଆରଟିସି ଏବଂ କମ୍ ଶକ୍ତି ବ୍ୟବହାର ହାସଲ କରିବାକୁ FPGA ର ତର୍କ ମାଧ୍ୟମରେ ଜାଗ୍ରତ ହୋଇପାରିବ |ଆକ୍ଟେଲ୍ IGLOO ଏବଂ IGLOO + ସିରିଜ୍ FPGA ର ହ୍ୟାଣ୍ଡହେଲ୍ଡ ପ୍ରୟୋଗଗୁଡ଼ିକ ପାଇଁ ଡିଜାଇନ୍ ହୋଇଛି ଏହାର ଅନନ୍ୟ ଫ୍ଲାସ୍ * ଫ୍ରିଜ୍ ମୋଡ୍ ଷ୍ଟାଟିକ୍ ପାୱାର୍ ବ୍ୟବହାରକୁ 5uW କୁ କମ କରିପାରେ ଏବଂ RAM ରୁ ତଥ୍ୟ ସଞ୍ଚୟ କରିପାରିବ |
ଆକ୍ଟେଲ୍ ଫ୍ଲାସ୍ FPGAs ଉଭୟ ଷ୍ଟାଟିକ୍ ଏବଂ ଗତିଶୀଳ ଭାବରେ ପ୍ରତିଯୋଗିତା ଅପେକ୍ଷା ବହୁତ କମ୍ ଶକ୍ତି ଖର୍ଚ୍ଚ କରିବ, ଏବଂ ଶକ୍ତି ସମ୍ବେଦନଶୀଳ ଏବଂ ସ୍ୱଳ୍ପ ଶକ୍ତି ବ୍ୟବହାର ଆବଶ୍ୟକ କରୁଥିବା ପ୍ରୟୋଗରେ ବ୍ୟବହାର କରାଯାଇପାରିବ, ଯଥା PDA, ଗେମିଙ୍ଗ କନସୋଲ୍ ଇତ୍ୟାଦି |