10AX115H2F34E2SG FPGA Arria® 10 GX ପରିବାର 1150000 କକ୍ଷ 20nm ଟେକ୍ନୋଲୋଜି 0.9V 1152-ପିନ୍ FC-FBGA
ଉତ୍ପାଦ ଯାନ୍ତ୍ରିକ ନିର୍ଦ୍ଦିଷ୍ଟକରଣ |
EU RoHS | | ଅନୁରୂପ |
ECCN (US) | 3A991 |
ଭାଗ ସ୍ଥିତି | ସକ୍ରିୟ | |
HTS | 8542.39.00.01 |
SVHC | ହଁ |
SVHC ସୀମା ଅତିକ୍ରମ କରେ | | ହଁ |
ଅଟୋମୋବାଇଲ୍ | No |
PPAP | No |
ପରିବାର ନାମ | Arria® 10 GX |
ପ୍ରକ୍ରିୟା ପ୍ରଯୁକ୍ତିବିଦ୍ୟା | | 20nm |
ଉପଯୋଗକର୍ତ୍ତା I / Os | 504 |
ରେଜିଷ୍ଟର ସଂଖ୍ୟା | | 1708800 |
ଅପରେଟିଂ ଯୋଗାଣ ଭୋଲଟେଜ୍ (V) | 0.9 |
ତର୍କ ଉପାଦାନଗୁଡିକ | | 1150000 |
ଏକାଧିକ ସଂଖ୍ୟା | 3036 (18x19) |
ପ୍ରୋଗ୍ରାମ୍ ମେମୋରୀ ପ୍ରକାର | | SRAM |
ସନ୍ନିବେଶିତ ସ୍ମୃତି (Kbit) | 54260 |
ବ୍ଲକ୍ RAM ର ମୋଟ ସଂଖ୍ୟା | | 2713 |
EMACs | 3 |
ଉପକରଣ ଲଜିକ୍ ୟୁନିଟ୍ | | 1150000 |
DLLs / PLL ର ଉପକରଣ ସଂଖ୍ୟା | | 32 |
ଟ୍ରାନ୍ସସିଭର୍ ଚ୍ୟାନେଲଗୁଡିକ | | 96 |
ଟ୍ରାନ୍ସସିଭର୍ ସ୍ପିଡ୍ (Gbps) | 17.4 |
ସମର୍ପିତ DSP | 1518 |
PCIe | 4 |
ପ୍ରୋଗ୍ରାମେବିଲିଟି | | ହଁ |
ପୁନ ogram ପ୍ରବୃତ୍ତି ସମର୍ଥନ | | ହଁ |
ସୁରକ୍ଷା କପି କରନ୍ତୁ | | ହଁ |
ଇନ୍-ସିଷ୍ଟମ୍ ପ୍ରୋଗ୍ରାମେବିଲିଟି | | ହଁ |
ଗତି ଗ୍ରେଡ୍ | 2 |
ଏକକ-ସମାପ୍ତ I / O ମାନକ | | LVTTL | LVCMOS | |
ବାହ୍ୟ ମେମୋରୀ ଇଣ୍ଟରଫେସ୍ | | DDR3 SDRAM | DDR4 | LPDDR3 | RLDRAM II | RLDRAM III | QDRII + SRAM | |
ସର୍ବନିମ୍ନ ଅପରେଟିଂ ଯୋଗାଣ ଭୋଲଟେଜ୍ (V) | 0.87 |
ସର୍ବାଧିକ ଅପରେଟିଂ ଯୋଗାଣ ଭୋଲଟେଜ୍ (V) | 0.93 |
I / O ଭୋଲଟେଜ୍ (V) | 1.2 | 1.25 | 1.35 | 1.5 | 1.8 | 2.5 | 3 | |
ସର୍ବନିମ୍ନ ଅପରେଟିଂ ତାପମାତ୍ରା (° C) | 0 |
ସର୍ବାଧିକ ଅପରେଟିଂ ତାପମାତ୍ରା (° C) | 100 |
ଯୋଗାଣକାରୀ ତାପମାତ୍ରା ଗ୍ରେଡ୍ | | ବିସ୍ତାରିତ | |
ଟ୍ରେଡେନ୍ ନାମ | ଆରିଆ |
ଆରୋହଣ | ସରଫେସ୍ ମାଉଣ୍ଟ୍ | |
ପ୍ୟାକେଜ୍ ଉଚ୍ଚତା | | 2.95 |
ପ୍ୟାକେଜ୍ ଓସାର | | 35 |
ପ୍ୟାକେଜ୍ ଲମ୍ବ | | 35 |
PCB ବଦଳିଗଲା | | 1152 |
ମାନକ ପ୍ୟାକେଜ୍ ନାମ | | BGA |
ଯୋଗାଣକାରୀ ପ୍ୟାକେଜ୍ | | FC-FBGA | |
ପିନ୍ କାଉଣ୍ଟ୍ | | 1152 |
ଲିଡ୍ ଆକୃତି | | ବଲ୍ | |
FPGA ଏବଂ CPLD ମଧ୍ୟରେ ପାର୍ଥକ୍ୟ ଏବଂ ସମ୍ପର୍କ |
1. FPGA ସଂଜ୍ଞା ଏବଂ ବ characteristics ଶିଷ୍ଟ୍ୟଗୁଡିକ |
FPGAଲଜିକ୍ ସେଲ୍ ଆରେ (LCA) ଏବଂ ବିନ୍ୟାସଯୋଗ୍ୟ ଲଜିକ୍ ବ୍ଲକ୍ (CLB) ଏବଂ ଇନପୁଟ୍ ଆଉଟପୁଟ୍ (IOB) ବ୍ଲକ୍ ଏବଂ ଇଣ୍ଟରକନେକ୍ଟ ନାମକ ଏକ ନୂତନ ଧାରଣା ଗ୍ରହଣ କରେ |ବିନ୍ୟାସଯୋଗ୍ୟ ଲଜିକ୍ ମଡ୍ୟୁଲ୍ ହେଉଛି ଉପଭୋକ୍ତା କାର୍ଯ୍ୟକୁ ହୃଦୟଙ୍ଗମ କରିବା ପାଇଁ ମ basic ଳିକ ଏକକ, ଯାହା ସାଧାରଣତ an ଏକ ଆରେରେ ବ୍ୟବହୃତ ହୋଇ ସମଗ୍ର ଚିପ୍ ବିସ୍ତାର କରେ |ଇନପୁଟ୍-ଆଉଟପୁଟ୍ ମଡ୍ୟୁଲ୍ IOB ଚିପ୍ ଉପରେ ଥିବା ତର୍କ ଏବଂ ବାହ୍ୟ ପ୍ୟାକେଜ୍ ପିନ୍ ମଧ୍ୟରେ ଇଣ୍ଟରଫେସ୍ ସଂପୂର୍ଣ୍ଣ କରେ, ଏବଂ ସାଧାରଣତ the ଚିପ୍ ଆରେ ଚାରିପାଖରେ ବ୍ୟବହୃତ ହୁଏ |ଆଭ୍ୟନ୍ତରୀଣ ତାରରେ ବିଭିନ୍ନ ଲମ୍ବ ତାର ତାର ଏବଂ କିଛି ପ୍ରୋଗ୍ରାମେବଲ୍ କନେକ୍ସନ୍ ସୁଇଚ୍ ଥାଏ, ଯାହା ବିଭିନ୍ନ ପ୍ରୋଗ୍ରାମେବଲ୍ ଲଜିକ୍ ବ୍ଲକ୍ କିମ୍ବା I / O ବ୍ଲକକୁ ଏକ ନିର୍ଦ୍ଦିଷ୍ଟ କାର୍ଯ୍ୟ ସହିତ ସର୍କିଟ ଗଠନ କରିବାକୁ ସଂଯୋଗ କରିଥାଏ |
FPGA ର ମ basic ଳିକ ବ features ଶିଷ୍ଟ୍ୟଗୁଡ଼ିକ ହେଉଛି:
- ASIC ସର୍କିଟ୍ ଡିଜାଇନ୍ କରିବାକୁ FPGA ବ୍ୟବହାର କରି, ଉପଭୋକ୍ତାମାନେ ଉତ୍ପାଦନ ପ୍ରୋଜେକ୍ଟ କରିବା ଆବଶ୍ୟକ କରନ୍ତି ନାହିଁ, ଏକ ଉପଯୁକ୍ତ ଚିପ୍ ପାଇପାରିବେ |
- FPGA କୁ ଅନ୍ୟ ସମ୍ପୂର୍ଣ୍ଣ କଷ୍ଟମାଇଜ୍ କିମ୍ବା ଅର୍ଦ୍ଧ-କଷ୍ଟୋମାଇଜ୍ ର ପାଇଲଟ୍ ନମୁନା ଭାବରେ ବ୍ୟବହାର କରାଯାଇପାରିବ |ASIC ସର୍କିଟ୍ |;
- FPGA ରେ ପ୍ରଚୁର ଟ୍ରିଗର ଏବଂ I / O ପିନ ଅଛି;
- କ୍ଷୁଦ୍ର ଡିଜାଇନ୍ ଚକ୍ର, ସର୍ବନିମ୍ନ ବିକାଶ ମୂଲ୍ୟ ଏବଂ ASIC ସର୍କିଟରେ ସର୍ବନିମ୍ନ ବିପଦ ଥିବା ଉପକରଣଗୁଡ଼ିକ ମଧ୍ୟରୁ FPGA ଅନ୍ୟତମ |
- FPGA ଉଚ୍ଚ-ଗତି CHMOS ପ୍ରକ୍ରିୟା, ସ୍ୱଳ୍ପ ଶକ୍ତି ବ୍ୟବହାର, ଏବଂ CMOS ଏବଂ TTL ସ୍ତର ସହିତ ସୁସଙ୍ଗତ ହୋଇପାରେ |
2, CPLD ସଂଜ୍ଞା ଏବଂ ବ characteristics ଶିଷ୍ଟ୍ୟଗୁଡିକ |
CPLDପ୍ରୋଗ୍ରାମେବଲ୍ ଇଣ୍ଟରକନେକ୍ସନ୍ ମ୍ୟାଟ୍ରିକ୍ସ ୟୁନିଟ୍ ର କେନ୍ଦ୍ର ଚାରିପାଖରେ ପ୍ରୋଗ୍ରାମେବଲ୍ ଲଜିକ୍ ମାକ୍ରୋ ସେଲ୍ (LMC) କୁ ନେଇ ଗଠିତ, ଯେଉଁଥିରେ LMC ତର୍କ ସଂରଚନା ଅଧିକ ଜଟିଳ, ଏବଂ ଏକ ଜଟିଳ I / O ୟୁନିଟ୍ ଆନ୍ତ c- ସଂଯୋଗ ସଂରଚନା ଅଛି, ବ୍ୟବହାରକାରୀଙ୍କ ଦ୍ gener ାରା ସୃଷ୍ଟି ହୋଇପାରିବ | ନିର୍ଦ୍ଦିଷ୍ଟ କାର୍ଯ୍ୟଗୁଡ଼ିକୁ ସଂପୂର୍ଣ୍ଣ କରିବା ପାଇଁ ନିର୍ଦ୍ଦିଷ୍ଟ ସର୍କିଟ୍ ଗଠନର ଆବଶ୍ୟକତା |କାରଣ ଲଜିକ୍ ବ୍ଲକ୍ ଗୁଡିକ CPLD ରେ ସ୍ଥିର ଲମ୍ବ ଧାତୁ ତାରଗୁଡ଼ିକ ସହିତ ପରସ୍ପର ସହିତ ସଂଯୁକ୍ତ, ଡିଜାଇନ୍ ହୋଇଥିବା ଲଜିକ୍ ସର୍କିଟ୍ର ସମୟ ପୂର୍ବାନୁମାନ ଅଛି ଏବଂ ସେଗମେଣ୍ଟେଡ୍ ଆନ୍ତ c- ସଂଯୋଗ ଗଠନର ସମୟର ଅସମ୍ପୂର୍ଣ୍ଣ ଭବିଷ୍ୟବାଣୀର ଅସୁବିଧାକୁ ଏଡାଇଥାଏ |1990 ଦଶକ ପର୍ଯ୍ୟନ୍ତ, CPLD ଅଧିକ ଦ୍ରୁତ ଗତିରେ ବିକଶିତ ହୋଇଥିଲା, କେବଳ ବ electrical ଦ୍ୟୁତିକ ଲିଭାଇବା ବ characteristics ଶିଷ୍ଟ୍ୟ ସହିତ ନୁହେଁ, ବରଂ ଏଜ୍ ସ୍କାନିଂ ଏବଂ ଅନଲାଇନ୍ ପ୍ରୋଗ୍ରାମିଂ ଭଳି ଉନ୍ନତ ବ features ଶିଷ୍ଟ୍ୟ ସହିତ |
CPLD ପ୍ରୋଗ୍ରାମିଂର ବ characteristics ଶିଷ୍ଟ୍ୟଗୁଡିକ ନିମ୍ନଲିଖିତ:
- ଲଜିକାଲ୍ ଏବଂ ମେମୋରୀ ଉତ୍ସଗୁଡ଼ିକ ପ୍ରଚୁର ଅଟେ (ସାଇପ୍ରସ୍ De1ta 39K200 ରେ 480 Kb ରୁ ଅଧିକ RAM ଅଛି);
- ଅନାବଶ୍ୟକ ରାଉଟିଙ୍ଗ୍ ଉତ୍ସ ସହିତ ନମନୀୟ ଟାଇମିଂ ମଡେଲ୍;
- ପିନ୍ ଆଉଟପୁଟ୍ ପରିବର୍ତ୍ତନ କରିବାକୁ ନମନୀୟ;
- ସିଷ୍ଟମରେ ସଂସ୍ଥାପିତ ହୋଇ ପୁନ repr ପ୍ରୋଗ୍ରାମ ହୋଇପାରିବ;
- ବହୁ ସଂଖ୍ୟକ I / O ୟୁନିଟ୍;
3. FPGA ଏବଂ CPLD ମଧ୍ୟରେ ପାର୍ଥକ୍ୟ ଏବଂ ସଂଯୋଗ |
CPLD ହେଉଛି ଜଟିଳ ପ୍ରୋଗ୍ରାମେବଲ୍ ଲଜିକ୍ ଡିଭାଇସର ସଂକ୍ଷିପ୍ତକରଣ, FPGA ହେଉଛି ଫିଲ୍ଡ ପ୍ରୋଗ୍ରାମେବଲ୍ ଗେଟ୍ ଆରେର ସଂକ୍ଷିପ୍ତକରଣ, ଦୁଇଟିର କାର୍ଯ୍ୟ ମୂଳତ the ସମାନ, କିନ୍ତୁ କାର୍ଯ୍ୟକାରିତା ନୀତି ସାମାନ୍ୟ ଭିନ୍ନ, ତେଣୁ ଆମେ ବେଳେବେଳେ ଉଭୟଙ୍କ ମଧ୍ୟରେ ପାର୍ଥକ୍ୟକୁ ଅଣଦେଖା କରିପାରିବା | ପ୍ରୋଗ୍ରାମେବଲ୍ ଲଜିକ୍ ଡିଭାଇସ୍ କିମ୍ବା CPLD / FPGA ଭାବରେ କୁହାଯାଏ |CPLD / FPGas ଉତ୍ପାଦନ କରୁଥିବା ଅନେକ କମ୍ପାନୀ ଅଛି, ବୃହତ୍ତମ ତିନୋଟି ହେଉଛି ALTERA, XILINX, ଏବଂ LAT-TICE |CPLD ବିଚ୍ଛିନ୍ନ କମ୍ବିନେଟେରିଆଲ୍ ଲଜିକ୍ ଫଙ୍କସନ୍ ବହୁତ ଶକ୍ତିଶାଳୀ, ଏକ ମାକ୍ରୋ ୟୁନିଟ୍ ଏକ ଡଜନ କିମ୍ବା 20-30 ରୁ ଅଧିକ କମ୍ବିନେଟେରିଆଲ୍ ଲଜିକ୍ ଇନପୁଟ୍ କ୍ଷୟ କରିପାରେ |ଅବଶ୍ୟ, FPGA ର ଏକ LUT କେବଳ 4 ଟି ଇନପୁଟର ମିଳିତ ତର୍କକୁ ପରିଚାଳନା କରିପାରିବ, ତେଣୁ CPLD ଜଟିଳ ମିଳିତ ତର୍କର ଡିଜାଇନ୍ ପାଇଁ ଉପଯୁକ୍ତ ଯେପରିକି ଡିକୋଡିଂ |ତଥାପି, FPGA ର ଉତ୍ପାଦନ ପ୍ରକ୍ରିୟା ନିର୍ଣ୍ଣୟ କରେ ଯେ FPGA ଚିପରେ ଥିବା LUT ଏବଂ ଟ୍ରିଗର ସଂଖ୍ୟା ବହୁତ ବଡ, ପ୍ରାୟତ thousands ହଜାରେ, CPLD ସାଧାରଣତ only କେବଳ 512 ଲଜିକାଲ୍ ୟୁନିଟ୍ ହାସଲ କରିପାରିବ, ଏବଂ ଯଦି ଚିପ୍ ମୂଲ୍ୟ ଯୁକ୍ତିଯୁକ୍ତ ସଂଖ୍ୟା ଦ୍ୱାରା ବିଭକ୍ତ ହୁଏ | ୟୁନିଟ୍, FPGA ର ହାରାହାରି ଲଜିକାଲ୍ ୟୁନିଟ୍ ମୂଲ୍ୟ CPLD ତୁଳନାରେ ବହୁତ କମ୍ ଅଟେ |ତେଣୁ ଯଦି ଡିଜାଇନ୍ରେ ବହୁ ସଂଖ୍ୟକ ଟ୍ରିଗର ବ୍ୟବହାର କରାଯାଏ, ଯେପରିକି ଏକ ଜଟିଳ ଟାଇମିଂ ଲଜିକ୍ ଡିଜାଇନ୍ କରିବା, ତେବେ ଏକ FPGA ବ୍ୟବହାର କରିବା ଏକ ଭଲ ପସନ୍ଦ |
ଯଦିଓ ଉଭୟ FPGA ଏବଂ CPLD ପ୍ରୋଗ୍ରାମେବଲ୍ ASIC ଉପକରଣ ଏବଂ ଏହାର ଅନେକ ସାଧାରଣ ବ characteristics ଶିଷ୍ଟ୍ୟ ଅଛି, CPLD ଏବଂ FPGA ର ସଂରଚନାରେ ପାର୍ଥକ୍ୟ ହେତୁ, ସେମାନଙ୍କର ନିଜସ୍ୱ ବ characteristics ଶିଷ୍ଟ୍ୟ ଅଛି:
- ବିଭିନ୍ନ ଆଲଗୋରିଦମ ଏବଂ ମିଳିତ ତର୍କ ସଂପୂର୍ଣ୍ଣ କରିବା ପାଇଁ CPLD ଅଧିକ ଉପଯୁକ୍ତ, ଏବଂ କ୍ରମାଗତ ତର୍କ ପୂରଣ ପାଇଁ FPGA ଅଧିକ ଉପଯୁକ୍ତ |ଅନ୍ୟ ଅର୍ଥରେ, ଫ୍ଲିପ୍-ଫ୍ଲପ୍ ରିଚ୍ ଗଠନ ପାଇଁ FPGA ଅଧିକ ଉପଯୁକ୍ତ ହୋଇଥିବାବେଳେ ଫ୍ଲିପ୍-ଫ୍ଲପ୍ ସୀମିତ ଏବଂ ଉତ୍ପାଦ ଶବ୍ଦ ସମୃଦ୍ଧ ଗଠନ ପାଇଁ CPLD ଅଧିକ ଉପଯୁକ୍ତ |
- CPLD ର କ୍ରମାଗତ ରାଉଟିଙ୍ଗ୍ ଗଠନ ନିର୍ଣ୍ଣୟ କରେ ଯେ ଏହାର ସମୟ ବିଳମ୍ବ ସମାନ ଏବଂ ପୂର୍ବାନୁମାନଯୋଗ୍ୟ, ଯେତେବେଳେ କି FPGA ର ସେଗମେଣ୍ଟେଡ୍ ରାଉଟିଙ୍ଗ୍ ଗଠନ ନିର୍ଣ୍ଣୟ କରେ ଯେ ଏହାର ବିଳମ୍ବ ପୂର୍ବାନୁମାନଯୋଗ୍ୟ ନୁହେଁ |
- ପ୍ରୋଗ୍ରାମିଂରେ CPLD ଅପେକ୍ଷା FPGA ର ଅଧିକ ନମନୀୟତା ଅଛି |
- ଏକ ସ୍ଥିର ଆଭ୍ୟନ୍ତରୀଣ ସର୍କିଟ୍ର ଲଜିକ୍ ଫଙ୍କସନ୍ ପରିବର୍ତ୍ତନ କରି CPLD ପ୍ରୋଗ୍ରାମ କରାଯାଏ, ଯେତେବେଳେ ଆଭ୍ୟନ୍ତରୀଣ ସଂଯୋଗର ତାରକୁ ପରିବର୍ତ୍ତନ କରି FPGA ପ୍ରୋଗ୍ରାମ କରାଯାଏ |
- ତାର୍କିକ ଫାଟକ ତଳେ Fpgas ପ୍ରୋଗ୍ରାମ ହୋଇପାରେ, ଯେତେବେଳେ CPLDS ତାର୍କିକ ବ୍ଲକଗୁଡ଼ିକରେ ପ୍ରୋଗ୍ରାମ ହୋଇଥାଏ |
- FPGA CPLD ଅପେକ୍ଷା ଅଧିକ ଏକୀଭୂତ ହୋଇଛି ଏବଂ ଏଥିରେ ଅଧିକ ଜଟିଳ ତାରର ସଂରଚନା ଏବଂ ତର୍କ ପ୍ରୟୋଗ ଅଛି |
ସାଧାରଣତ ,, CPLD ର ଶକ୍ତି ବ୍ୟବହାର FPGA ତୁଳନାରେ ବଡ଼ ଏବଂ ଏକୀକରଣ ଡିଗ୍ରୀ ଯେତେ ଅଧିକ, ସେତିକି ସ୍ପଷ୍ଟ ହୁଏ |